首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga

Altera SOPC WORLD大會(huì)在深圳舉行,優(yōu)化功耗設(shè)計(jì)技術(shù)成為熱點(diǎn)

  •   由Altera公司主辦的SOPC WORLD大會(huì)在深圳舉行,Altera亞太區(qū)副總裁兼董事總經(jīng)理Erhaan Shaikh在大會(huì)上作了“多處理技術(shù)提高性能,降低功耗”的主題演講。   Shaikh說:“功耗管理對(duì)未來應(yīng)用非常關(guān)鍵,功耗挑戰(zhàn)的一個(gè)例子就是每個(gè)移動(dòng)基站每年耗電大約20,000公斤柴油。”為此,必須從提高性能、降低功耗并降低成本這三個(gè)方面來滿足未來應(yīng)用的需要。他強(qiáng)調(diào)說,“Altera的構(gòu)建未來的解決方案就是Stratix IV E
  • 關(guān)鍵字: Altera  功耗  FPGA  中興通信  IBM  

采用FPGA實(shí)現(xiàn)視頻和圖像處理設(shè)計(jì)

  • 視頻和圖像處理發(fā)展趨勢(shì)   以視頻和圖像處理為核心的HDTV和數(shù)字影院等創(chuàng)新技術(shù)的進(jìn)展非常迅速,其推動(dòng)力量在于圖像采集和顯示分辨率、高級(jí)壓縮方法以及視頻智能的跨越式發(fā)展。   在過去幾年中,分辨率的發(fā)展最為顯著,表1列出了不同終端設(shè)備上目前能夠達(dá)到的最高分辨率。從標(biāo)準(zhǔn)清晰度(SD)過渡到高清晰度(HD),需要處理的數(shù)據(jù)量提高了6倍。視頻監(jiān)控也從普通中間格式(CIF)(352×288)轉(zhuǎn)向標(biāo)準(zhǔn)要求的D1格式(704×576),某些工業(yè)攝像機(jī)甚至達(dá)到1280×720HD
  • 關(guān)鍵字: FPGA  

基于FPGA的數(shù)字秒表的設(shè)計(jì)

  •   應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),很多設(shè)計(jì)工作可以在計(jì)算機(jī)上完成,從而縮短了系統(tǒng)的開發(fā)時(shí)間,提高了工作效率。本文介紹一種以FPGA為核心,以VHDL為開發(fā)工具的數(shù)字秒表,并給出源程序和仿真結(jié)果。 1 系統(tǒng)設(shè)計(jì)方案 1.1 系統(tǒng)總體框圖   數(shù)字秒表主要有分頻器、計(jì)數(shù)模塊、功能控制模塊、勢(shì)能控制模塊和顯示輸出模塊組成。系統(tǒng)框圖如圖1所示。 ?   本次的設(shè)計(jì)仿真選用以EP1C6Q240芯片為核心的FPGA開發(fā)板,該開發(fā)板提供了較完善的外圍周邊電路和信號(hào)接口,并提供了一塊4位7段數(shù)碼管的擴(kuò)
  • 關(guān)鍵字: FPGA  

基于FPGA的超高速雷達(dá)實(shí)時(shí)采集存儲(chǔ)系統(tǒng)

基于FPGA的多路模擬數(shù)字采集與處理系統(tǒng)

  • 摘要:提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部...
  • 關(guān)鍵字: FPGA  A/D采集  數(shù)字量采集  VHDL語言設(shè)計(jì)  

從驗(yàn)證體系結(jié)構(gòu)開始的SoC IP方法探究

  • IP(知識(shí)產(chǎn)權(quán))是實(shí)現(xiàn)大規(guī)模SOC(單片系統(tǒng))設(shè)計(jì)的關(guān)鍵。從表面上看,使用商業(yè)IP似乎既簡單又方便,但電子行業(yè)在實(shí)現(xiàn)...
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

基于 TPS54310的雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì)

測(cè)試檢驗(yàn)電路時(shí)序的FPGA邏輯驗(yàn)證分析儀

  •   隨著FPGA技術(shù)的廣泛使用,越來越需要一臺(tái)能夠測(cè)試驗(yàn)證FPGA芯片中所下載電路邏輯時(shí)序是否正確的儀器。目前,雖然Agilent、Tektronix 等大公司生產(chǎn)的高端邏輯分析儀能夠?qū)崿F(xiàn)FPGA電路的測(cè)試驗(yàn)證功能,但此類儀器價(jià)格高昂,一般要十萬、數(shù)十萬人民幣。所以,研究開發(fā)價(jià)格適中且具有邏輯分析儀和FPGA電路的測(cè)試驗(yàn)證功能的儀器是非常有價(jià)值的。   本文所介紹的基于虛擬儀器技術(shù)的邏輯驗(yàn)證分析儀,采用FPGA技術(shù)來實(shí)現(xiàn)儀器硬件部分的主要設(shè)計(jì),應(yīng)用圖形化編程語言LabVIEW來實(shí)現(xiàn)儀器的測(cè)試軟件設(shè)計(jì)。文
  • 關(guān)鍵字: FPGA  邏輯驗(yàn)證分析儀  

利用可編程邏輯器件實(shí)現(xiàn)靈活的電源管理

  • 電源管理一般是指涉及電路板供電方面的相關(guān)問題。該相關(guān)問題包含:?選擇各種DC-DC轉(zhuǎn)換器為電路板供電...
  • 關(guān)鍵字: PLD  Lattice  FPGA  電源管理  

第三方軟件快速實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)

  • FPGA問世已經(jīng)超過20年,現(xiàn)在FPGA在復(fù)雜邏輯電路以及數(shù)字信號(hào)處理領(lǐng)域中扮演著越來越重要的角色,SoC以其低功耗...
  • 關(guān)鍵字: Altium  FPGA  SoC  嵌入式  

再思考FPGA中的同構(gòu)和異構(gòu)設(shè)計(jì)架構(gòu)

  • 早在2001年,我曾寫過一篇專欄文章,內(nèi)容是關(guān)于在針對(duì)信號(hào)處理的應(yīng)用中,采用異質(zhì)結(jié)構(gòu)設(shè)計(jì)所具備的優(yōu)點(diǎn)。我的依據(jù)...
  • 關(guān)鍵字: FPGA  同構(gòu)  異構(gòu)  嵌入式  

FPGA如何在高清圖像處理領(lǐng)域大展雄圖

  • 從模擬廣播向數(shù)字廣播的轉(zhuǎn)變?yōu)闃I(yè)界提供了令人振奮的新服務(wù)和掙錢機(jī)會(huì),而OEM廠商之間為生產(chǎn)更有價(jià)格吸引力的...
  • 關(guān)鍵字: FPGA  高清  

FPGA技術(shù)在軟件無線電模型中的應(yīng)用

  • 摘要本文首先建立了單信道的軟件無線電數(shù)學(xué)模型,分析比較了FPGA、ASIC以及DSP設(shè)計(jì)方式的優(yōu)缺點(diǎn),并深入研究...
  • 關(guān)鍵字: FPGA  無線電  模型  

用TMS320 DSP和FPGA實(shí)現(xiàn)電能質(zhì)量監(jiān)測(cè)

  • 內(nèi)容摘要:提出用TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè)的一種方案,闡述各模塊的設(shè)計(jì)和實(shí)現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣...
  • 關(guān)鍵字: TI  FPGA  

2008年9月26日,派睿與Altera簽署亞太地區(qū)分銷協(xié)議

  •   全球領(lǐng)先的多渠道、提供高品質(zhì)服務(wù)的電子元器件分銷商派睿電子日前宣布其姊妹公司Farnell-Newark與Altera® 公司簽署亞太地區(qū)分銷協(xié)議,在中國大陸、香港、臺(tái)灣地區(qū)、新加坡、印尼、馬來西亞、菲律賓、越南、泰國、文萊、老撾、緬甸、柬埔寨和印度等國家和地區(qū)提供庫存和本地技術(shù)支持。派睿電子將對(duì)Altera全線產(chǎn)品在大中華區(qū)的展開分銷業(yè)務(wù),為中國本土工程師提供最領(lǐng)先的FPGA技術(shù)。   派睿電子將通過其多渠道分銷模式提供全線的Altera® FPGA和CPLD設(shè)備和開發(fā)工具包,包括
  • 關(guān)鍵字: Altera  FPGA  CPLD  
共6384條 372/426 |‹ « 370 371 372 373 374 375 376 377 378 379 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473