fpga 文章 進入fpga技術社區(qū)
一種基于FPGA控制全彩大屏幕顯示的設計(圖)
- 目前的DVI接口分為兩種,一個是DVI-D接口,只能接收數(shù)字信號,接口上只有3排8列共24個針腳,其中右上角的一個針腳為...
- 關鍵字: FPGA 接口 芯片 DVI 聯(lián)機控制 圖像數(shù)據(jù) gamma校正 D-Sub End-user 控制原理
基于DSP的圖象采集與處理系統(tǒng)的設計
- 0 引言 圖像處理系統(tǒng)的一個關鍵問題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關性高,實時實現(xiàn)比較困難。即使采用高速單片機也無法滿足實時處理的需求,而DSP芯片則具有速度快,信號處理功能強大,實時性好等特點,因此,將DSP用于圖像處理可使這一難題得到較好的解決。 1 系統(tǒng)構成 本系統(tǒng)采用基于CameraLink接口的圖像輸出相機。DSP采用TI的TMS320C6711,這是一種高性能DSP處理器,其工作頻率為150 MHz,最大處理能力高達900MFLOps,該DSP既可滿足高速處理要求,又可滿足高
- 關鍵字: DSP 圖象采集與處理 Camera Link USB FPGA
2008年嵌入式設計調(diào)查結果:工程師很辛苦
- Tech Insights/Embedded Systems Design 2008年嵌入式市場調(diào)研報告表明,嵌入式系統(tǒng)設計人員在2008年要參與更多項目的開發(fā),按期完成開發(fā)任務是他們最大的問題,有一半以上(大于50%)的開發(fā)項目不能按期完成。? 調(diào)查結果表明:自2005年以來,2008年新項目對應項目改進的比例是這幾年中最高的。在所有開發(fā)項目中,新開發(fā)項目占46%,剩余54%為以往開發(fā)項目的升級和改進。項目的改進和升級主要是針對新的軟件特性(占81%),或因采用了新處理器(55%),
- 關鍵字: 嵌入式 設計 工程師 商用OS 定制OS FPGA DSP MCU
分布式數(shù)據(jù)采集系統(tǒng)中的時鐘同步
- 引言 隨著網(wǎng)絡技術的發(fā)展,各種分布式的網(wǎng)絡和局域網(wǎng)都得到了廣泛的應用[1]。分布式數(shù)據(jù)采集系統(tǒng)廣泛應用于船舶、飛機等采集數(shù)據(jù)多、實時性要求較高的地方。同步采集是這類分布式數(shù)據(jù)采集系統(tǒng)的一個重要要求,數(shù)據(jù)采集的實時性、準確性和系統(tǒng)的高效性都要求系統(tǒng)能進行實時數(shù)據(jù)通信。因此,分布式數(shù)據(jù)采集系統(tǒng)中的一個關鍵技術就是實現(xiàn)數(shù)據(jù)的同步傳輸。 由于產(chǎn)生時鐘的晶振具有頻率漂移的特性,故對于具有多個采集終端的分布式系統(tǒng),如果僅僅在系統(tǒng)啟動時進行一次同步,數(shù)據(jù)的同步傳輸將會隨著系統(tǒng)運行時間的增長而失步。因此時
- 關鍵字: 數(shù)據(jù)采集 分布式 時鐘同步 FPGA
ATM流量控制器IP核的設計和實現(xiàn)
- 0 引言 ATM異步傳遞方式是建立在電路交換和分組交換基礎上的一種面向連接的快速分組交換技術,它采用定長分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術綜合能力等優(yōu)勢,這些都是目前的IP技術所不及的。和傳統(tǒng)的STM電路相比,ATM技術對數(shù)據(jù)交換中猝發(fā)分組的適應能力和傳輸線路的利用率都是很高的。雖然,由于靈活性和價格的原因,ATM技術沒有獲得預期的成功,但其流量控制機制對當前變長分組骨干網(wǎng)的流量控制還是具有重要的參考價值,所以有必要對ATM的流量控制及其實
- 關鍵字: IP核 ATM 流量控制器 CPLD FPGA
基于FPGA的通信系統(tǒng)基帶驗證平臺的設計
- 1 引言 在通信領域尤其是無線通信方面,隨著技術不斷更新和新標準的發(fā)布,設計者需要一個高速通用硬件平臺來實現(xiàn)并驗證自己的通信系統(tǒng)和相關算法。FPGA(現(xiàn)場可編程門陣列)作為一種大規(guī)??删幊踢壿嬈骷?,體系結構和邏輯單元靈活、集成度高、適用范圍寬,并且設計開發(fā)周期短、設計制造成本低、開發(fā)工具先進并可實時在線檢驗,廣泛應用于產(chǎn)品的原型設計和產(chǎn)品生產(chǎn)。 與傳統(tǒng)的DSP(數(shù)字信號處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號處理任務中表現(xiàn)出非常強的性能,具有高吞吐率、架構和算法靈活、并行計
- 關鍵字: FPGA 通信 基帶驗證 DSP GPP
AES算法的快速硬件設計與實現(xiàn)
- 信息安全是計算機科學技術的熱點研究領域,數(shù)據(jù)加密則是信息安全的重要手段。隨著可編程技術的飛速發(fā)展及高速集成電路的不斷出現(xiàn),采用FPGA實現(xiàn)加密算法已受到越來越廣泛的關注和重視[1][2]。與傳統(tǒng)的軟件加密方法相比,硬件加密的優(yōu)點是:(1)安全性好,不易被攻擊;(2)計算速度快,效率高;(3)成本低,性能可靠。加密系統(tǒng)中體現(xiàn)數(shù)據(jù)傳輸速度的一個重要性能指標是數(shù)據(jù)吞吐量,計算公式為:(數(shù)據(jù)長度M/時鐘個數(shù)N)×時鐘頻率F。提高數(shù)據(jù)吞吐量是改善加密系統(tǒng)性能的關鍵,也是加密算法硬件實現(xiàn)技術的重要內(nèi)容
- 關鍵字: FPGA AES 信息安全 數(shù)據(jù)加密
相同的硬件,不同的應用
- 本文于2008年5月6日收到。Marcelle Douglas:擁有美國加州國立大學的計算機科學研究生學位。 面對當今電子設計行業(yè)的諸多壓力,電子設計人員應該做些什么呢?將注意力放在產(chǎn)品智能上,并提升電子生態(tài)系統(tǒng)可能是最好的答案。器件連通性與硬件角色的變化密切相關,因此其重要性日益突顯。 變幻莫測的電子市場 電子設計的樂趣到哪兒去了?這是大多數(shù)電子產(chǎn)品設計人員現(xiàn)在心中存在的疑問。他們必須了解比過去更多更新的科學技術,如果這還不夠的話,諸如制造業(yè)的全球化、離岸外包等較大規(guī)模的行業(yè)趨
- 關鍵字: 電子設計 產(chǎn)品智能 FPGA 嵌入式 200807
數(shù)字拷貝機的FPGA設計
- 光盤拷貝機通常由一臺CD-ROM驅動器、數(shù)臺CD-R或CD-RW刻錄機和一個拷貝控制器組成??截惪刂破魇紫葟腃D-ROM驅動器中讀出源盤數(shù)據(jù),然后將數(shù)據(jù)流分多路傳輸?shù)礁鱾€刻錄機,控制所有的刻錄機同步刻錄CD-R光盤。目前市場上的光盤拷貝機主要有聯(lián)機拷貝機、脫機拷貝機和自動拷貝機三種類型。 (1)聯(lián)機拷貝機 聯(lián)機光盤拷貝機由一臺通用PC機和一個裝有SCSI接口刻錄機的塔式機箱組成,塔箱與PC機之間用SCSI電纜相連。聯(lián)機拷貝機使用PC機作為光盤拷貝機控制器,并利用專門的CD-R拷貝軟件將刻錄
- 關鍵字: FPGA 數(shù)字拷貝機 CPLD CPU DMA
基于FPGA的QPSK及OQPSK信號調(diào)制和解調(diào)電路設計
- 0 引言 調(diào)制識別技術在軍事、民用領域都有十分廣泛的應用價值,近年來一直受到人們的關注。隨著更多調(diào)制方式的使用,調(diào)制識別技術也在不斷向前發(fā)展,并應用于各個領域。 數(shù)字調(diào)制信號又稱為鍵控信號,調(diào)制過程可用鍵控的方法由基帶信號對載頻信號的振幅、頻率及相位進行調(diào)制。這種調(diào)制的最基本方法有3種:振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK)。根據(jù)所處理的基帶信號的進制不同,它們可分為二進制和多進制調(diào)制(M進制)。多進制數(shù)字調(diào)制與二進制相比,其頻譜利用率更高。其中QPSK(即4PSK)是
- 關鍵字: FPGA 數(shù)字調(diào)制信號 調(diào)制識別 QPSK
Flash外部配置器件在SOPC中的應用
- 1 Flash在SOPC中的作用 Flash在SOPC中的作用主要表現(xiàn)在兩方面:一方面,可用Flash來保存FPGA的配置文件,從而可以省去EPCS芯片或解決EPCS芯片容量不夠的問題。當系統(tǒng)上電后,從Flash中讀取配置文件,對FPGA進行配置。另一方面,可用Flash來保存用戶程序。對于較為復雜的SOPC系統(tǒng),用戶程序一般較大,用EPCS來存儲是不現(xiàn)實的。系統(tǒng)完成配置后,將Flash中的用戶程序轉移到外接RAM或片內(nèi)配置生成的RAM中,然后系統(tǒng)開始運行。 2 Flash編程的實現(xiàn)
- 關鍵字: FPGA SOPC Flash RAM NiosII
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
熱門主題
FPGA/CPLD
FPGA/協(xié)處理器
FPGA-to-ASIC
CPLD/FPGA
FPGA)
DSP+FPGA
FPGA專題
FPGA專題安全
FPGA專題汽車
FPGA專題消費
現(xiàn)場可編程門陣列(FPGA)
Spartan.FPGA
FPGA/EPLD
PLD/FPGA
Virtex-5FPGA
FPGA/MCU
FPGA-SPARTAN
FPGA:QuartusⅡ
視頻服務器、碼流平滑、FPGA/CPLD、FIFO
ASIC、FPGA和DSP
FPGA/
FPGA/CPLD開發(fā)
現(xiàn)場可編程門陣列(FPGA)
ASIC-to-FPGA
樹莓派
linux
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473