首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

基于FPGA的高速數(shù)據(jù)中繼器設(shè)計的研究

  • 1 前言 高速以太網(wǎng)可以滿足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問題,擴(kuò)大了應(yīng)用范圍,并與以前的所有以太網(wǎng)兼容。全雙工的以太網(wǎng)協(xié)議并無傳輸距離的限制,只是在實際應(yīng)用中,物理層技術(shù)限制了最
  • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  中繼器    

TI新型C64x+ DSP 提升數(shù)據(jù)密集型應(yīng)用30%性能

  •   日前,德州儀器 (TI) 宣布推出速度可達(dá) 1.2 GHz 與 1 GHz 的新型 TMS320C6457 數(shù)字信號處理器 (DSP),其更高的性價比將使數(shù)據(jù)密集型信號處理應(yīng)用的開發(fā)人員獲益匪淺。與 TI 目前的單核 DSP 處理器相比,C6457 的性能可提升高達(dá) 30%,而成本可降低三分之一。性能的提升得益于存儲器與高速緩存的數(shù)項改進(jìn),而體積更小的工藝節(jié)點則降低了成本。上述技術(shù)改進(jìn)可針對網(wǎng)絡(luò)、影像以及工業(yè)等市場顯著降低系統(tǒng)成本,提高效率與設(shè)計靈活性,充分滿足醫(yī)療影像、雷達(dá)、工業(yè)視覺系統(tǒng)以及測試設(shè)備
  • 關(guān)鍵字: TI  DSP  TMS320C6457  

賽靈思25周年論行業(yè)短長新款FPGA重拳出擊

  •         近日,賽靈思公司在北京舉辦隆重的25周年慶典,并宣布推出全新一代旗艦產(chǎn)品系列——高性能Virtex? -6和低成本Spartan? -6 FPGA,同時提出了“目標(biāo)設(shè)計平臺”的新理念。         出席慶典和新聞發(fā)布會的有賽靈思公司產(chǎn)品營銷高級總監(jiān)Chuck Tralka,亞太區(qū)執(zhí)行總裁/質(zhì)量管理和
  • 關(guān)鍵字: 賽靈思  Virtex  FPGA  

基于FPGA的A/D轉(zhuǎn)換采樣控制模塊的設(shè)計

  • 摘要:本文采用FPGA器件EP1C6T144C8芯片代替單片機(jī)控制A/D轉(zhuǎn)換芯片ADC0809進(jìn)行采樣控制,整個設(shè)計用VHDL語言描述,在QuartusⅡ平臺下進(jìn)行軟件編程實現(xiàn)正確的A/D轉(zhuǎn)換的工作時序控制過程,并將采樣數(shù)據(jù)從二進(jìn)制轉(zhuǎn)化成B
  • 關(guān)鍵字: FPGA  轉(zhuǎn)換  采樣  控制模塊    

基于Matlab/DSP Builder多波形信號發(fā)生器的設(shè)計

  •   1 引言  傳統(tǒng)的波形發(fā)生器多采用模擬分立元件實現(xiàn),產(chǎn)生的波形種類要受到電路硬件的限制,體積大,靈活性和穩(wěn)定性也相對較差。采用FPGA器件直接實現(xiàn)多種波形信號發(fā)生器,配以相應(yīng)的外圍器件實現(xiàn)的波形發(fā)生器具
  • 關(guān)鍵字: Builder  Matlab  DSP  多波形    

基于DSP的視頻采集存儲系統(tǒng)設(shè)計

  • 介紹了視頻采集存儲系統(tǒng)的硬件設(shè)計及主要模塊的數(shù)據(jù)處理流程、系統(tǒng)測試結(jié)果。采集制式為PAL的視頻信號,經(jīng)過視頻解碼器TVP5150轉(zhuǎn)換為數(shù)字視頻數(shù)據(jù),利用TMS320DM642和CPLD器件及與非門Flash等主要器件實現(xiàn)了集視頻數(shù)據(jù)采集、以太網(wǎng)傳輸、存儲、壓縮于一體的視頻處理系統(tǒng),該系統(tǒng)可用于工業(yè)流程檢測、智能交通、機(jī)器人巡邏等涉及運動圖像處理的領(lǐng)域。
  • 關(guān)鍵字: DSP  視頻采集  存儲  系統(tǒng)設(shè)計    

多DSP系統(tǒng)互連方案分析

  • 多DSP系統(tǒng)互連方案分析,在通信系統(tǒng)中,特別是在VoIP網(wǎng)關(guān)、3G無線基站等系統(tǒng)中,隨著輸入語音數(shù)據(jù)和分組數(shù)據(jù)量的急劇增加,系統(tǒng)的處理能力也需極大地增加。這需要一種功能強(qiáng)大的實時分布式處理系統(tǒng),系統(tǒng)往往需要進(jìn)行非常復(fù)雜的數(shù)據(jù)處理。目前使
  • 關(guān)鍵字: 分析  方案  系統(tǒng)  DSP  DSP  主機(jī)接口  周邊器件  外部存儲器接口  交換陣列  

用FPGA實現(xiàn)靈活的汽車電子設(shè)計

  • 引言   微控制器在汽車和消費類市場上得到了廣泛應(yīng)用,能夠以相對較低的成本實現(xiàn)系統(tǒng)高度集成。然而,這類產(chǎn)品也有潛在的成本問題。例如,如果元件功能不符合要求,就必須采用外部邏輯、軟件或者其他集成器件
  • 關(guān)鍵字: FPGA  汽車  電子設(shè)計    

TMS320C30與A/D和D/A接口的設(shè)計

  • MAX153 和MX7545 是美國MAXIM 公司近幾年推出的8位A/D轉(zhuǎn)換器和12位D/A 轉(zhuǎn)換器。MAX153具有高達(dá)1MSPS的采樣率,MX7545具有4MSPS的數(shù)/模轉(zhuǎn)換速度。它們集跟蹤/保持器于一體,因而由它們構(gòu)成的數(shù)據(jù)采集和波形產(chǎn)生電路結(jié)構(gòu)
  • 關(guān)鍵字: 設(shè)計  接口  D/A  A/D  TMS320C30  DSP  A/D  D/A  時序關(guān)系  

基于單片機(jī)和FPGA的頻率特,tt測試儀

  • 介紹基于89S51單片機(jī)和FPGA的頻率特性測試儀的設(shè)計。該系統(tǒng)設(shè)計利用DDS原理由FPGA經(jīng)D/A轉(zhuǎn)換產(chǎn)生掃頻信號,再經(jīng)待測網(wǎng)絡(luò)實現(xiàn)峰值檢測和相位檢測,從而完成了待測網(wǎng)絡(luò)幅頻和相頻特性曲線的測量和顯示。經(jīng)過調(diào)試,示波器顯示待測網(wǎng)絡(luò)頻率范圍100 Hz~100 kHz的幅頻和相頻特性曲線,該系統(tǒng)工作穩(wěn)定,操作方便。
  • 關(guān)鍵字: tt  測試儀  頻率  FPGA  單片機(jī)  基于  轉(zhuǎn)換器  

一種寬帶復(fù)接器的設(shè)計與實現(xiàn)

幾家公司聯(lián)合在亞洲啟動協(xié)處理研討會

  •         安富利公司 (NYSE: AVT) 旗下安富利電子元件部、The MathWorks、德州儀器(TI) 和賽靈思(Xilinx)宣布將舉辦為期2天的協(xié)處理SpeedWay設(shè)計研討會(Co-Processing SpeedWay Design Workshop™)。研討會將以最新推出的Spartan-3A DSP FPGA / DaVinci開發(fā)平臺為基礎(chǔ),講解如何“用基于模型化的設(shè)計方法,進(jìn)行FP
  • 關(guān)鍵字: 安富利  德州儀器  FPGA  DSP  

基于FPGA 的簡化UART 電路設(shè)計

  • 摘要: 本文闡述了通用異步發(fā)生器UART 的功能特點,介紹了用硬件描述語言Verilog 來開發(fā)各個模塊,并給出仿真結(jié)果。本設(shè)計使用Altera 的FPGA 芯片,將UART 的核心功能嵌入到FPGA 內(nèi)部,能夠?qū)崿F(xiàn)異步通信的功能,可以
  • 關(guān)鍵字: FPGA  UART  電路設(shè)計    

基于FPGA的線陣CCD驅(qū)動時序及 模擬信號處理的設(shè)計

  • 為保證線陣CCD在圖像測量中正常、穩(wěn)定工作,必須設(shè)計出適合其工作的時序驅(qū)動電路。在分析TCDl501D線陣CCD驅(qū)動時序關(guān)系的基礎(chǔ)上,通過分析CCD輸出的圖像信號,給出了內(nèi)、外相關(guān)雙采樣的時序控制。最后,利用quanus7.2軟件平臺結(jié)合VHDL語言進(jìn)行開發(fā),對所需驅(qū)動脈沖進(jìn)行仿真設(shè)計。仿真結(jié)果表明,該驅(qū)動電路簡單、功耗小、成本低、抗干擾能力強(qiáng),適用于設(shè)備小型化的要求。
  • 關(guān)鍵字: FPGA  CCD  線陣  驅(qū)動    
共9894條 523/660 |‹ « 521 522 523 524 525 526 527 528 529 530 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473