首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

新的LatticeECP4系列重新定義低成本、低功耗FPGA

  • 2011年11月29日消息, 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天用宣布推出下一代LatticeECP4?FPGA系列,由其重新定義了低成本,低功耗的中檔FPGA市場,具有6 Gbps的SERDES采用低成本wire-bond封裝,功能強(qiáng)大的DSP塊和具有基于硬IP的通信引擎,適用于成本和功耗敏感的無線、有線、視頻,和計(jì)算市場。 LatticeECP4 FPGA系列以屢獲殊榮的LatticeECP3?系列為基礎(chǔ),為主流客戶提供高級功能,同時(shí)保持業(yè)界領(lǐng)先的低功耗和低成本。對于為各種應(yīng)用開發(fā)主流平
  • 關(guān)鍵字: Lattice  FPGA  ECP4  

基于DSP和單片機(jī)通信的液晶顯示設(shè)計(jì)

  • 基于DSP和單片機(jī)通信的液晶顯示設(shè)計(jì),摘要:在含有人機(jī)界面的數(shù)字化電源系統(tǒng)中,為更好地發(fā)揮DSP的強(qiáng)大運(yùn)算功能,可采用DSP+51單片機(jī)的雙CPU結(jié)構(gòu),因而二者之間的可靠通信至關(guān)重要。在此介紹了TMS320F2812型DSP和MCS51系列單片機(jī)的一種通信方案的設(shè)計(jì)與實(shí)
  • 關(guān)鍵字: 液晶顯示  設(shè)計(jì)  通信  單片機(jī)  DSP  基于  

基于模糊邏輯設(shè)計(jì)的DSP發(fā)動(dòng)機(jī)控制器

  • 越來越多企業(yè)開始使用變速驅(qū)動(dòng)發(fā)動(dòng)機(jī)來減少能源的消耗。這需要通過從微分(PID)控制器轉(zhuǎn)向基于模糊邏輯算法的系統(tǒng)來簡化設(shè)計(jì),縮短開發(fā)時(shí)間,并消除復(fù)雜的數(shù)學(xué)公式?! 〉?,這對發(fā)動(dòng)機(jī)提出了新的挑戰(zhàn)。當(dāng)使用傳統(tǒng)的
  • 關(guān)鍵字: 發(fā)動(dòng)機(jī)  控制器  DSP  設(shè)計(jì)  模糊  邏輯  基于  

基于ARM7和DSP雙核控制的逆變電源設(shè)計(jì)

  • 摘要:為了有效解決逆變電源中存在的因單一復(fù)雜控制而帶來的系統(tǒng)運(yùn)行高風(fēng)險(xiǎn)性、控制精度低,反饋調(diào)節(jié)時(shí)間長,系統(tǒng)可擴(kuò)展性差等缺點(diǎn),設(shè)計(jì)實(shí)現(xiàn)了一種基于ARM7 Cortex-M3內(nèi)核的單片機(jī)STM32F103和TI C2000系列DSP芯片TM
  • 關(guān)鍵字: 逆變電源  設(shè)計(jì)  控制  雙核  ARM7  DSP  基于  

CEVA-TeakLite-III DSP成首款經(jīng)認(rèn)證的IP內(nèi)核

  • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA 公司宣布,CEVA-TeakLite-III DSP已經(jīng)成為業(yè)界首款通過Dolby認(rèn)證可用于MS11多碼流解碼器的IP內(nèi)核。MS11多碼流解碼器是最新的Dolby音頻技術(shù),能夠在家庭娛樂產(chǎn)品中實(shí)現(xiàn)全球范圍多格式內(nèi)容播放。
  • 關(guān)鍵字: CEVA  DSP  Dolby MS11  

CEVA TeakLite III DSP通過Dolby認(rèn)證

  •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA 公司宣布,CEVA-TeakLite-III DSP已經(jīng)成為業(yè)界首款通過Dolby認(rèn)證可用于MS11多碼流解碼器的IP內(nèi)核。MS11多碼流解碼器是最新的Dolby?音頻技術(shù),能夠在家庭娛樂產(chǎn)品中實(shí)現(xiàn)全球范圍多格式內(nèi)容播放。這款經(jīng)全面優(yōu)化的MS11解碼器實(shí)施方案代表著CEVA公司意義非凡的發(fā)展里程碑,增強(qiáng)了公司在下一代聯(lián)網(wǎng)家庭娛樂SoC設(shè)計(jì)中開發(fā)和實(shí)現(xiàn)高性能HD音頻平臺(tái)的領(lǐng)導(dǎo)地位??傮w來說,CEVA現(xiàn)在
  • 關(guān)鍵字: CEVA  DSP  

提高FPGA設(shè)計(jì)效能的方案

  • 隨著FPGA密度的增加,系統(tǒng)設(shè)計(jì)人員能夠開發(fā)規(guī)模更大、更復(fù)雜的設(shè)計(jì),從而將密度優(yōu)勢發(fā)揮到最大。這些大規(guī)模設(shè)計(jì)...
  • 關(guān)鍵字: 漸進(jìn)式  FPGA  物理綜合工具  

提高FPGA設(shè)計(jì)效能的方法

  • 提高FPGA設(shè)計(jì)效能的方法,隨著FPGA密度的增加,系統(tǒng)設(shè)計(jì)人員能夠開發(fā)規(guī)模更大、更復(fù)雜的設(shè)計(jì),從而將密度優(yōu)勢發(fā)揮到最大。這些大規(guī)模設(shè)計(jì)基于這樣的設(shè)計(jì)需求——需要在無線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過把兩種
  • 關(guān)鍵字: 方法  效能  設(shè)計(jì)  FPGA  提高  

基于一種通用SPI總線接口的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 一、引言SPI串行通信接口是一種常用的標(biāo)準(zhǔn)接口,由于其使用簡單方便且節(jié)省系統(tǒng)資源,很多芯片都支持該...
  • 關(guān)鍵字: SPI總線接口  FPGA  

基于FPGA全彩LED顯示屏的掃描控制器設(shè)計(jì)

  • 1 、引言  作為大型平板顯示設(shè)備的一種,LED顯示屏以其使用壽命長、維護(hù)費(fèi)用低、功耗低等特點(diǎn)在顯示領(lǐng)域占有重要的位置。特別在近年,帶有紅、綠、藍(lán)三基色以及灰度顯示效果的全彩LED 顯示屏,以其豐富多彩的顯示效
  • 關(guān)鍵字: FPGA  LED  顯示屏  掃描控制器    

基于FPGA的高動(dòng)態(tài)范圍圖像信號處理設(shè)計(jì)方案

  • 視頻圖像信號處理(ISP)從模擬信號時(shí)代發(fā)展而來,已經(jīng)經(jīng)歷了很長一段時(shí)期。今天,數(shù)字信號處理實(shí)現(xiàn)了可以在位級進(jìn)行圖像數(shù)據(jù)處理,為圖像質(zhì)量提供了前所未有的控制。數(shù)字信號處理顯然不等同于數(shù)字信號處理器或DSP.雖
  • 關(guān)鍵字: FPGA  動(dòng)態(tài)范圍  圖像  設(shè)計(jì)方案    

TI多核DSP兼具高性能和低功耗

  • 如何在提高運(yùn)算速度的同時(shí)降低功耗,是很多工程師面臨的難題,就像我們希望花山寨機(jī)的錢買來iphone一樣,這也是一個(gè)難題,但是這個(gè)難題在目前還沒有解決方法,但是前面的難題,TI剛剛推出的DSP產(chǎn)品TMS320C6678就能夠解決HPC開發(fā)工程師的難題。
  • 關(guān)鍵字: TI  DSP  TMS320C6678  

CEVA-TeakLite-III DSP通過Dolby認(rèn)證

  •   CEVA 公司近日宣布,CEVA-TeakLite-III DSP已經(jīng)成為業(yè)界首款通過Dolby認(rèn)證可用于MS11多碼流解碼器的IP內(nèi)核。MS11多碼流解碼器是最新的Dolby音頻技術(shù),能夠在家庭娛樂產(chǎn)品中實(shí)現(xiàn)全球范圍多格式內(nèi)容播放。這款經(jīng)全面優(yōu)化的MS11解碼器實(shí)施方案代表著CEVA公司意義非凡的發(fā)展里程碑,增強(qiáng)了公司在下一代聯(lián)網(wǎng)家庭娛樂SoC設(shè)計(jì)中開發(fā)和實(shí)現(xiàn)高性能HD音頻平臺(tái)的領(lǐng)導(dǎo)地位??傮w來說,CEVA現(xiàn)在可為CEVA-TeakLite DSP架構(gòu)提供90多種音頻和語音編解碼器。   這個(gè)原始
  • 關(guān)鍵字: CEVA  DSP  解碼器  

基于SPI復(fù)用配置的FPGA編程方法

  • 基于SPI復(fù)用配置的FPGA編程方法,1.2 SPI Flash存儲(chǔ)器的復(fù)用
    復(fù)用SPI Flash是指既用它來保存硬件配置文件、Bootloader引導(dǎo)程序還用來保存用戶應(yīng)用程序。在加載階段,F(xiàn)PGA自動(dòng)從SPI Flash中讀取硬件配置bit文件及Bootloader程序進(jìn)行配置到片內(nèi)B
  • 關(guān)鍵字: 編程  方法  FPGA  配置  SPI  復(fù)用  基于  

從客戶變成TI人

  •   五年前,我是TI的一名客戶,在艾默生能源做電源設(shè)計(jì)工程師;   三年前,我成為TI的一名FAE。   現(xiàn)在,對TI來說,我仍然只是一名普通的FAE,但TI對于我,就是一個(gè)成功學(xué)的老師,他教會(huì)我如何去思考與規(guī)劃職業(yè),如何面對困難和挫折。這也是我在TI的最大收獲。   FAE絕非簡單的維修工   從工程師到FAE的轉(zhuǎn)型,在大多數(shù)TI人眼中是非常順利的,一個(gè)成功轉(zhuǎn)型的典范。但這背后也充滿了辛苦與曲折。   學(xué)生時(shí)代,Unitrode的電源芯片是大家最熟悉和常用的。參加工作后,發(fā)現(xiàn)Unitrode的
  • 關(guān)鍵字: TI  DSP  
共9914條 347/661 |‹ « 345 346 347 348 349 350 351 352 353 354 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473