首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

高清與智能趨勢下 安防芯片廠商機遇挑戰(zhàn)并存

  •   安防行業(yè)新技術、新產品、新服務的不斷推出,其應用和普及速度加快,衍生出大量新需求,極大地拓展了安防芯片產業(yè)的發(fā)展空間。隨著近年來中國安防市場的迅速發(fā)展,安防芯片市場也隨之得到了強勁發(fā)展。安防行業(yè)的需求逐漸明確,芯片廠家開始關注并主動去推廣安防這個潛力巨大的市場。安防行業(yè)的發(fā)展吸引了越來越多的芯片廠商加入,成為繼工業(yè)自動化、消費電子等領域之后一個新的利潤聚焦點。   盡管安防芯片在行業(yè)應用的特殊性方面與IT芯片有所區(qū)別,但在各自領域的產品中它們所表現出的地位是一樣的。視頻監(jiān)控行業(yè)大踏步走在高清、智能、
  • 關鍵字: 安防  DSP  

FPGA+CPU:并行處理大行其道

  •   深亞微米時代,傳統(tǒng)材料、結構乃至工藝都在趨于極限狀態(tài),摩爾定律也已有些捉襟見肘。而步入深亞納米時代,晶體管的尺寸就將接近單個原子,無法再往下縮減。傳統(tǒng)ASIC和ASSP設計不可避免地遭遇了諸如設計流程復雜、生產良率降低、設計周期過長,研發(fā)制造費用劇增等難題,從某種程度上大大放緩了摩爾定律的延續(xù)。   顯而易見的是,在巨額的流片成本面前,很多中小規(guī)模公司不得不改變策略,更多的轉向FPGA的開發(fā)和設計。反觀FPGA市場,即便是5年前,其相對于ASIC的市場增速還是相當遲緩的,但在近些年,尤其是邁進90n
  • 關鍵字: FPGA  CPU  

Altera將舉辦技術大會分享最新解決方案

  •   Altera宣布將主辦2015年Altera技術大會(Altera Technology Day,ATD)活動,這是橫跨亞太地區(qū)八個地點的一系列以技術為導向的研討會,包括臺灣、印度、新加坡、馬來西亞、韓國與中國,時間將從2015年8月6日至9月23日。   Altera技術及市場專家將會分享在電子系統(tǒng)設計上的最新趨勢, Terasic、MathWorks與Tektronix等合作夥伴也將展示在電子設計與產品上使用Altera的FPGA、SoC、IP與電源解決方案,以提供加速產品上市的價值。關于研討會
  • 關鍵字: Altera  FPGA  

設計成本低、可重復使用的配電架構

  •   最近,航天子系統(tǒng)采用的先進半導體最底限是需有多個低電壓、具高電流軌條件,例如核心電壓小于1伏特(V)/30安培(A)的現場可編程門陣列(FPGA)。此外,各個負載也須具有獨特的排序、暫瞬、線路與負載調節(jié)的要求,這樣會讓配電網絡的設計變得更復雜。   目前航天總線提供28和100伏特不穩(wěn)定的電源軌,可用于為最新的航天級半導體生成隔離的、有效率的穩(wěn)壓電源。為滿足未來航天子系統(tǒng)的需求,開發(fā)一個低成本、可擴展的配電架構,且可重復的設計是尋求從28或100伏特兩種輸入中,可有效地生成多個較小的電軌,并同時限制
  • 關鍵字: FPGA  PCB  

FPGA實戰(zhàn)演練邏輯篇:FPGA與CPLD

  •   盡管很多人聽說過FPGA和CPLD,但是關于FPGA與CPLD之間的區(qū)別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復編程的邏輯器件”,但是在技術上卻有一些差異。簡單地說,FPGA就是將CPLD的電路規(guī)模、功能、性能等方面強化之后的產物。(特權同學版權所有)   一般而言, FPGA與CPLD之間的區(qū)別如表1.1所示。(特權同學版權所有)   表1.1 FPGA和CPLD的比較    ?   總而言之,FPGA和CPLD最大的區(qū)別是他們的存儲
  • 關鍵字: FPGA  CPLD  

基于FPGA與PCI總線的并行計算平臺設計實現

  •   當前對于各種加密算法。除了有針對性的破解算法,最基本的思想就是窮舉密鑰進行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個數較多,遍歷的時間超過實際可接受的范圍。如果計算速度提高到足夠快。這種遍歷的算法因結構設計簡便而具有實際應用的前景。   PCI總線(外設互聯總線)與傳統(tǒng)的總線標準——ISA總線(工業(yè)標準結構總線)相比,具有更高的傳輸率(132MBps)、支持32位處理器及DMA和即插即用等優(yōu)點,用于取代ISA總線而成為目前臺式計算機的事實I/O總線標準,在普通PC
  • 關鍵字: FPGA  PCI  

基于千兆網的FPGA多通道數據采集系統(tǒng)設計

  •   FPGA豐富的邏輯資源、充沛的I/O引腳以及較低的功耗,被廣泛應用于嵌入式系統(tǒng)和高速數據通信領域。現如今,各大FPGA生產廠商為方便用戶的設計和使用,提供了較多的、可利用的IP核資源,極大地減少了產品的開發(fā)周期和開發(fā)難度,從而使用戶得以更專注地構思各種各樣創(chuàng)意且實用的功能,而不是把大量時間浪費在產品的調試和驗證中。   千兆以太網技術在工程上的應用是當前的研究熱點之一。相比于其他RS-232或RS-485等串口通信,千兆以太網更加普及和通用,可以直接與Internet上的其他終端相連;相比于百兆網絡
  • 關鍵字: FPGA  DDR2  

為什么硬件設計容易軟件難?

  • 因為硬件有了更多的模塊,及其解決方案,給人一種假象:硬件設計好像很簡單的一樣,實際呢,硬件設計才真正是考驗功底的。
  • 關鍵字: 硬件設計  FPGA  

采用基于Altera FPGA的存儲參考設計,NAND閃存使用壽命加倍

  •   Altera公司開發(fā)了基于其Arria® 10 SoC的存儲參考設計,與目前的NAND閃存相比,NAND閃存的使用壽命將加倍,程序擦除周期數增加了7倍。參考設計在經過優(yōu)化的高性價比單片解決方案中包括了一片Arria 10 SoC和集成雙核ARM® Cortex®A9處理器,同時采用了Mobiveil的固態(tài)硬盤(SSD)控制器,以及NVMdurance的NAND優(yōu)化軟件。這一參考設計提高了NAND應用的性能和靈活性,同時延長了數據中心設備的使用壽命,從而降低了NAND陣列的成本。
  • 關鍵字: Altera  FPGA  

博通(Beken)采用CEVA DSP和無線連接IP以實現其無線音頻SoC發(fā)展藍圖

  •   全球領先的蜂窩通信、多媒體和無線連接DSP IP平臺授權廠商CEVA公司宣布中國先進的無線應用集成電路(IC)供應商博通公司(Beken Corporation)已經獲得CEVA-TeakLite-4 DSP 和RivieraWaves Sense 802.11n Wi-Fi平臺的授權許可,用于開發(fā)高集成度無線音頻系統(tǒng)級芯片(SoC) 。這個最新協(xié)議以博通(Beken)在大批量無線音頻SoC中成功部署CEVA的藍牙 IP為基礎。   博通的無線音頻SoC發(fā)展藍圖將利用CEVA-TeakLite-4
  • 關鍵字: CEVA  DSP   

小梅哥和你一起深入學習FPGA之mif文件的制作

  •   本文檔主要講解實現一個1024點的16位正弦波數據的生成,并將該數據制作成quartus II使用的mif文件,使用此文件,我們便可以使用FPGA,基于直接數字合成(DDS)原理生成標準的正弦波,即實現信號發(fā)生器的功能。小梅哥的DDS實驗已經做完,目前還沒有進行文檔的編寫。朋友今天邀請我為他制作一個1024點的16位的正弦波mif文件,實現之后,發(fā)現過程中涉及到MATLAB軟件、Excel軟件、Quartus II軟件的使用,每個過程簡單,但是步驟較多,因此在這里以文檔的方式記錄下來,分享給需要的朋友
  • 關鍵字: FPGA  mif  

FPGA實現的數字密碼鎖

  •   本文介紹了一種以FPGA為基礎的數字密碼鎖。采用自頂向下的數字系統(tǒng)設計方法,將數字密碼鎖系統(tǒng)分解為若干子系統(tǒng),并且進一步細劃為若干模塊,然后用硬件描述語言VHDL來設計這些模塊,同時進行硬件測試。測試結果表明該數字密碼鎖能夠校驗10位十進制數字密碼,且可以預置密碼,設有斷電保護裝置,解碼有效指示等相應功能。   1功能概述   (1)密碼鎖的工作時鐘由外部晶振提供,時鐘頻率為50MHz,運算速度高,工作性能穩(wěn)定。   (2)密碼的設置和輸入由外接鍵盤完成,控制電路的安全系數高,操作方便;   
  • 關鍵字: FPGA  數字密碼鎖  

Altera宣布Stratix 10的創(chuàng)新:FPGA和SoC性能翻番、功耗降低70%

  •   即將于2015年秋天提供Stratix 10 FPGA和SoC工程樣片的Altera公司,近日發(fā)布其Stratix 10 FPGA和SoC體系結構和產品細節(jié),在性能、集成度、密度和安全特性方面實現了突破。  Stratix 10 FPGA和SoC采用了Altera革命性的HyperFlex FPGA架構,由Intel 14nm三柵極工藝技術制造,內核性能是前一代FPGA的2倍。性能好、密度高、具有先進的嵌入式處理功能的FPGA與GPU類浮點計算性能和異構3D SiP集成特性相結合,支持Altera客戶
  • 關鍵字: Stratix 10 FPGA  SoC工程樣片  Altera  201507  

Altera全球業(yè)務開發(fā)總監(jiān):數字電源躍居FPGA SoC設計新寵

  •   20/14奈米現場可編程閘陣列(FPGA)將加速改搭數位電源。FPGA邁向20/14奈米先進制程,導致電路復雜度和電源供應需求激增,相關晶片商已開始導入高整合、可編程,且支援大電流的數位電源解決方案,從而提升FPGA核心電源軌的供電效能,同時改善系統(tǒng)整體功耗、占位空間和散熱機制,以滿足系統(tǒng)業(yè)者日益嚴格的節(jié)能設計要求。   Altera全球業(yè)務開發(fā)總監(jiān)Patrick Wadden強調,資料中心業(yè)者將更加注重伺服器核心處理器功耗。   Altera全球業(yè)務開發(fā)總監(jiān)Patrick Wadden表示,基地
  • 關鍵字: Altera  FPGA   

FPGA實戰(zhàn)演練邏輯篇:FPGA與ASIC

  •   拋開FPGA不提,大家一定都很熟悉ASIC。所謂ASIC,即專用集成電路(Application Specific Integrated Circuit)的簡稱,電子產品中,它無所不在,還真是比FPGA普及得多得多。但是ASIC的功能相對固定,它是為了專一功能而生,希望對它進行任何的功能和性能的改善往往是無濟于事的。打個淺顯的比喻,如圖1.2所示,如果說ASIC是布滿鉛字的印刷品,那么FPGA就是可以自由發(fā)揮的白紙一張。(特權同學版權所有)    ?   圖1.2 ASIC和FPG
  • 關鍵字: FPGA  ASIC  
共9886條 142/660 |‹ « 140 141 142 143 144 145 146 147 148 149 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473