首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

ACTEL推出最低功耗FPGA為基礎(chǔ)的Icicle 工具套件

  •   Actel公司推出全新Icicle™ 工具套件,進一步彰顯業(yè)界最低功耗現(xiàn)場可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的超低功耗特性、靈活的實現(xiàn)方案選項和節(jié)省電池能量的優(yōu)勢。該套件可讓設(shè)計人員輕松且快速地對其基于IGLOO的低功耗便攜式設(shè)計進行編程、評估和修改。其中,1.4” x 3.6”的 Icicle評測板由可充電的鋰離子電池供電,在纖小型手機設(shè)計中,
  • 關(guān)鍵字: Actel  FPGA  Icicle  開發(fā)工具  

TCP/IP協(xié)議

  • 1、 TCP/IP的歷史   TCP/IP的歷史要追溯到20世紀70年代中期,當(dāng)時的美國國防部高級項目研究局(DARPA)為了實現(xiàn)異種網(wǎng)之間的互聯(lián)與互通,大力資助網(wǎng)間網(wǎng)技術(shù)的研究與開發(fā),于1977到1979年間推出目前形式的TCP/IP體系結(jié)構(gòu)和協(xié)議規(guī)范。美國國防部高級項目研究局資助網(wǎng)間網(wǎng)研究開發(fā),事出有因。1969年,美國高級項目研究局(ARPA)建立了ARPANET。ARPANET是最早出的計算機網(wǎng)絡(luò)之,現(xiàn)代計算機網(wǎng)絡(luò)的許多概念和方法便來自ARPANET。隨后美國高級項目研究局不斷鼓勵在ARPANE
  • 關(guān)鍵字: TCP/IP  無線網(wǎng)絡(luò)  

“中國芯”十佳揭曉 集成電路芯片發(fā)展迅速

  •   近日,由信息產(chǎn)業(yè)部電子信息產(chǎn)品管理司指導(dǎo)、信息產(chǎn)業(yè)部軟件與集成電路促進中心組織的第二屆“中國芯”評選在北京揭曉。展訊通信(上海)有限公司等企業(yè)生產(chǎn)的5款芯片獲最佳市場表現(xiàn)獎,北京凌訊華業(yè)科技有限公司等企業(yè)的5款芯片獲最具潛質(zhì)獎。   從本屆獲獎產(chǎn)品可以看出,2007年,我國集成電路芯片的發(fā)展取得了長足進步:在最佳市場表現(xiàn)獎中,由展訊通信有限公司自主研發(fā)、生產(chǎn)的一款多媒體娛樂基帶芯片(SC6600M)以3.08億元人民幣的銷售額高踞榜首;芯邦科技(深圳)有限公司的閃存盤控制芯片(CMB2091)則以7
  • 關(guān)鍵字: 集成電路  芯片  IP  IC  制造制程  

基于AVR和FPGA高精度數(shù)字式移相發(fā)生器的設(shè)計

  •   1 引 言   移相信號發(fā)生器屬于信號源的一個重要組成部分,但傳統(tǒng)的模擬移相有許多不足,如移相輸出波形易受輸入波形的影響,移相角度與負載的大小和性質(zhì)有關(guān),移相精度不高,分辨率較低等。而且,傳統(tǒng)的模擬移相不能實現(xiàn)任意波形的移相,這主要是因為傳統(tǒng)的模擬移相由移相電路的幅相特性所決定,對于方波、三角波、鋸齒波等非正弦信號各次諧波的相移、幅值衰減不一致,從而導(dǎo)致輸出波形發(fā)生畸變。目前利用DDS技術(shù)產(chǎn)生信號源的方法得到了廣泛的應(yīng)用,但是專用DDS芯片由于采用特定的集成工藝,內(nèi)部數(shù)字信號抖動很小,不可以輸出高質(zhì)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AVR  FPGA  發(fā)生器  MCU和嵌入式微處理器  

多時鐘域數(shù)據(jù)傳遞的FPGA實現(xiàn)

  •   隨著EDA技術(shù)的發(fā)展,由于其在電子系統(tǒng)設(shè)計領(lǐng)域中的明顯優(yōu)勢,F(xiàn)PGA已經(jīng)在許多方面得到了廣泛應(yīng)用,特別是在無線通信領(lǐng)域,F(xiàn)PGA以其極強的實時性,指令軟件編程的極大靈活性贏得了巨大的市場。本文采用FPGA來設(shè)計一款廣泛應(yīng)用于計算機、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒?,實現(xiàn)了某一時鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時鐘域間的正確傳遞的同時防止亞穩(wěn)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  數(shù)字電路  觸發(fā)器  MCU和嵌入式微處理器  數(shù)據(jù)采集  

Altera發(fā)售全線65nm Cyclone III FPGA

  •   Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個型號的產(chǎn)品級芯片實現(xiàn)量產(chǎn)。自從2007年3月推出以來,Cyclone III系列產(chǎn)品已迅速應(yīng)用于無線、軍事、顯示、汽車和工業(yè)市場的大量客戶系統(tǒng)中。   Altera公司低成本產(chǎn)品營銷總監(jiān)Luanne Schirrmeister評論說:“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數(shù)字系統(tǒng)設(shè)計中前所未有地同時實現(xiàn)了高密度、低功耗和低成本。而當(dāng)今FPGA設(shè)計人員需要的是經(jīng)過硬件測試的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  Cyclone  III  MCU和嵌入式微處理器  

高密度IC設(shè)計中面臨的ASIC與FPGA的抉擇

  •   在過去10年間,全世界的設(shè)計人員都討論過使用ASIC或者FPGA來實現(xiàn)數(shù)字電子設(shè)計的好處。通常這些討論將完全定制IC的性能優(yōu)勢和低功耗與FPGA的靈活性和低NRE成本進行比較。設(shè)計隊伍應(yīng)當(dāng)在ASIC設(shè)計中先期進行NRE投資,以最大限度地提高性能、降低尺寸以及降低大批量制造時的成本?或者設(shè)計隊伍應(yīng)該為市場設(shè)計只有FPGA能夠提供的具有高度可配置功能、能夠快速完成任務(wù)的最終產(chǎn)品?   事實上,由于高密度IC設(shè)計面臨的日益嚴重的挑戰(zhàn),上面的觀點并不重要。隨著ASIC設(shè)計人員進入每一個新的工藝過程,設(shè)計變得
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  ASIC  IC  FPGA  模擬IC  

Stratix III FPGA性能達到了533-MHz DDR3接口標(biāo)準(zhǔn)

  •   Altera公司宣布,Stratix® III FPGA的DDR3存儲器接口速率超過1067 Mbps,存儲器性能比競爭FPGA解決方案高出33%。更寬的存儲器帶寬支持新的通信、計算和視頻處理應(yīng)用,以前很難實現(xiàn)這類應(yīng)用或者需要增加存儲器塊才能實現(xiàn)。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標(biāo)準(zhǔn)的FPGA,該標(biāo)準(zhǔn)包括為提高性能而制定的高性能讀寫均衡規(guī)范。   Altera高端產(chǎn)品營銷資深總監(jiān)David Greenfie
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  DDR3  MCU和嵌入式微處理器  

基于FPGA的X射線安檢設(shè)備控制器設(shè)計

  •   摘 要:依據(jù)X射線安檢設(shè)備各部分工作原理及控制要求,本文采用FPGA和以太網(wǎng)技術(shù)設(shè)計了基于FPGA的X射線安檢設(shè)備控制器。本文以Xilinx公司的ISE為開發(fā)平臺,在ModelSim中仿真了控制器各個模塊的功能,得到了符合控制器要求的波形。   關(guān)鍵詞:FPGA;X射線線性陣列探測卡;CS8900A;TCP/IP   引言   X射線安檢設(shè)備廣泛應(yīng)用于機場、車站、海關(guān)、港口、倉庫等地。近年來由于犯罪分子大量使用先進的偽裝技術(shù),使傳統(tǒng)的安檢設(shè)備顯得力不從心。針對上述情況,本文設(shè)計了基于FPGA的X
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  X射線線性陣列探測卡  CS8900A  MCU和嵌入式微處理器  

基于FPGA的電渦流緩速器控制系統(tǒng)

  •   摘 要:本文提出了一種基于FPAG芯片的控制系統(tǒng)設(shè)計方案。系統(tǒng)中利用FPGA狀態(tài)機高效地控制ADC進行信號采集。在FPGA中搭建的模糊控制器通過對勵磁電流的連續(xù)調(diào)節(jié),實現(xiàn)了恒速、恒轉(zhuǎn)矩和恒流等控制策略。   關(guān)鍵詞:電渦流緩速器;FPGA;狀態(tài)機;模糊控制   引言   電渦流緩速器的工作原理基于電磁感應(yīng)理論。作為一種輔助制動裝置,其減少了主制動裝置的機械摩擦,既提高了壽命,又提高了車輛行駛的安全性、經(jīng)濟性和舒適性,越來越受到汽車制造廠家的青睞。但是,由于汽車領(lǐng)域?qū)崟r性要求較高,且模糊控制算法
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  電渦流緩速器  FPGA  狀態(tài)機  MCU和嵌入式微處理器  

ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測中的應(yīng)用

  •   工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù)。故利用ARM芯片與FPGA相結(jié)合來擴展檢控通道是一個非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實現(xiàn)方法。   各部分功能簡介   圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  ARM7  FPGA  

4DK Technologies 采用 Enea Accelerator 平臺

  •   Enea (Nordic Exchange/Small Cap/ENEA) 宣布,4DK Technologies 已選用 Enea Accelerator Platform™,用來縮短其 SuperConnectivity™ 平臺的上市周期。Enea Accelerator Platform 為希望實現(xiàn)跳躍式產(chǎn)品開發(fā)的企業(yè)提供了綜合性的“應(yīng)用就緒”平臺解決方案。4DK Technologies 已簽署了一份于 2007 年生效的 5 年期許可協(xié)議,其中還包括雇用 Enea 專
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  4DK  Technologies  Enea  Accelerator  ALL-IP  

使用ISE設(shè)計工具優(yōu)化FPGA的功耗

  •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Xilinx  FPGA  ASIC  

Actel推動最低功耗FPGA進入便攜式顯示屏領(lǐng)域

  •   Actel公司宣布繼續(xù)專注于新興的高增長便攜式應(yīng)用市場,并推出專為液晶顯示 (LCD) 控制應(yīng)用設(shè)計的靈活的低功耗方案。新推出的IGLOO視頻演示板、帶有LCD面板的LCD適配器板、IGLOO視頻演示工具 (IVDK) 以及顯示相關(guān)的參考設(shè)計,都充分利用了該公司領(lǐng)先業(yè)界的5µW Actel IGLOO FPGA 的優(yōu)勢。Actel預(yù)期這三款產(chǎn)品將會吸引便攜及手持式消費電子、工業(yè)、醫(yī)療、汽車及軍用設(shè)備等對功耗敏感的產(chǎn)品設(shè)計人員,用于其中小型 LCD 顯示設(shè)備中。   隨著個人媒體播放器、M
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Actel  FPGA  LCD  MCU和嵌入式微處理器  

做FPGA設(shè)計時需注意的一些關(guān)鍵問題

  • 不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵設(shè)計問題。不過,你不必獨自面對這些挑戰(zhàn),因為在當(dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會面對這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計工作變得更輕松的設(shè)計指導(dǎo)原則和解決方案。 I/O信號分配   可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對的FPGA在信號分配方面也具有最復(fù)
  • 關(guān)鍵字: FPGA  設(shè)計  問題  其他IC  制程  
共7125條 439/475 |‹ « 437 438 439 440 441 442 443 444 445 446 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473