首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

利用Altera增強型配置片實現(xiàn)FPGA動態(tài)配置

  • 1. 引言 在當(dāng)今復(fù)雜數(shù)字電路設(shè)計中,大多采用以"嵌入式微控制器+FPGA"為核心的體系結(jié)構(gòu)此體系結(jié)構(gòu)中FPGA配置效率和靈活性的差異影響了產(chǎn)品的開周期和產(chǎn)品升級的易施性。傳統(tǒng)的FPGA配置方案(例如調(diào)試階段的專用下載電纜方式。成品階段的專用配置片方式)在成本、效率、靈活性方面都存在著明顯不足。針對這樣的實際問題,基于嵌入式微控制器與FPGA廣泛共存于復(fù)雜數(shù)字系統(tǒng)的背景,借鑒軟件無線電"一機多能"的思想,提出了一種對現(xiàn)有傳統(tǒng)FPGA配置方案硬件電路稍做調(diào)整并增加部分軟件功能。即可實現(xiàn)FPGA動態(tài)配置的方
  • 關(guān)鍵字: Altera  FPGA  單片機  配置  嵌入式系統(tǒng)  

透過DSP系統(tǒng)模型建立和設(shè)定實現(xiàn)最佳模擬

  • 嵌入式軟件發(fā)展需要對目標(biāo)架構(gòu)及其使用有著廣泛而透徹的認識和瞭解。把嵌入式系統(tǒng)從概念轉(zhuǎn)化成能夠有效地在硬件環(huán)境中部署的高效能解決方案,需要若干個步驟。整個過程包括:分析、架構(gòu)搭建、評估、硬件支援、設(shè)計、編碼、除錯、整合、驗證和確認,過程中準(zhǔn)確度極為重要。硬件資源的使用效率低,或者是軟件沒有針對那些硬件資源進行最佳化,都可能對性能帶來嚴(yán)重的影響。 CEVA-X系列采用的創(chuàng)新架構(gòu),充分利用可能的設(shè)計變數(shù)來控制整體性能。CEVA-X1620是CEVA-X核心系列的第一款產(chǎn)品,具有先進的平行架構(gòu)(Parallel
  • 關(guān)鍵字: DSP  單片機  電源技術(shù)  模擬技術(shù)  嵌入式系統(tǒng)  最佳模擬  

多DSP局部總線與VME總線的接口設(shè)計

  • 本文基于雷達實時信號處理的需要,用FPGA實現(xiàn)了多DSP信號處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計算機進行通信的接口設(shè)計。
  • 關(guān)鍵字: DSP  VME  總線  接口設(shè)計    

JPEG2000中嵌入式塊編碼的FPGA設(shè)計

  • 隨著多媒體市場的迅猛發(fā)展,百萬像素的數(shù)碼相機、各種功能強大的彩屏手機等數(shù)字消費產(chǎn)品逐漸普及。這些多媒體應(yīng)用均需要處理高質(zhì)量、高分辨率的大圖像,這對存儲介質(zhì)的容量和傳輸信道的帶寬都提出了新要求。圖像壓縮的國際標(biāo)準(zhǔn)JPEG已不能滿足這些新的要求,而且它在低碼率時還存在著方塊效率。因此,從1997年開始,JPEG委員會就致力于開發(fā)新的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG2000,并在2000年8月形成了最終經(jīng)濟核草案,在2000年12月使其成為了國標(biāo)標(biāo)準(zhǔn)。     JPEG2000相比JPE
  • 關(guān)鍵字: FPGA  JPEG2000  單片機  嵌入式系統(tǒng)  

賽靈思在中國IDF上展示全球性能最高的FPGA 加速模塊

  •   賽靈思公司今天宣布將在本周舉辦的中國英特爾信息技術(shù)峰會( Intel Developer Forum China)上展示全球性能最高的FPGA加速模塊。賽靈思計算加速平臺(ACP)采用基于FPGA的加速模塊滿足Intel基于FPGA的前端總線(FSB) 的要求并且展示了完全支持FSB的可插入Intel Xeon CPU插槽的Virtex-5 FPGA 模塊。        賽靈思將展示通過Intel FSB總線在系統(tǒng)存儲器和最新的65nm Virtex&n
  • 關(guān)鍵字: FPGA  IDF  單片機  嵌入式系統(tǒng)  賽靈思  模塊  

Harris新視頻廣播路由器線路選用Altera Stratix II GX FPGA

  •   Altera公司宣布,Harris公司在最近推出的Platinum™視頻廣播路由器線路中采用了Stratix® II GX開發(fā)套件和3Gbps串行數(shù)字接口(SDI)知識產(chǎn)權(quán)(IP) MegaCore®功能,使其開發(fā)時間縮短了幾個月。   Harris廣播通信部總裁Tim Thorsteinson評論說:“Altera的SDI解決方案幫助我們節(jié)省了工程時間,保證了高清晰信號完整性。Altera為我們提供全面的開發(fā)支持,包括高質(zhì)量MegaCore,提高了我們工程團隊的效能,使
  • 關(guān)鍵字: Altera  FPGA  Stratix  單片機  嵌入式系統(tǒng)  

賽靈思推出新型低成本SPARTAN-DSP系列

  •   賽靈思公司日前宣布推出首個低成本 Spartan™-DSP 系列產(chǎn)品以及相應(yīng)的開發(fā)板和增強設(shè)計軟件,極大地擴展了其XtremeDSP™解決方案的產(chǎn)品線,并且在價格、性能和功耗三合一組合方面為數(shù)字信號處理樹立了新的標(biāo)桿。Spartan-DSP以業(yè)界最低的成本價格提供了高達20GMACS(每秒十億次乘法累計)的DSP功能,而價格不到30美元。與同類的其它高性能可配置DSP器件相比,該系列產(chǎn)品的動態(tài)功耗降低多達50%。   新推出Spartan-DSP系列之后,XtremeDSP產(chǎn)
  • 關(guān)鍵字: SPARTAN-DSP  單片機  嵌入式系統(tǒng)  賽靈思  

基于DSP實現(xiàn)的無差拍控制逆變器

  • 隨著計算機以及各種精密自動化設(shè)備、電子設(shè)備被廣泛應(yīng)用于通信、工業(yè)自動化控制、辦公自動化等領(lǐng)域, 逆變器作為 UPS的重要組成部分,近年來得到了迅速展。對逆變器的控制成為研究重點,即要求其輸出波形穩(wěn)態(tài)精度高、總諧波畸變率低和動態(tài)響應(yīng)快。目前,瞬時 PID控制、重復(fù)控制等技術(shù)都在應(yīng)用中占有重要地位。但這兩種技術(shù)都有難以克服的缺點,如瞬時PID控制難以實現(xiàn)數(shù)字化;重復(fù)控制的動態(tài)響應(yīng)慢。美國著名控制理論專家卡爾曼于60年代初提出了數(shù)字控制的無差拍控制思想。隨著電力電子技術(shù)的發(fā)展,80年代中期,無差拍控制被應(yīng)用于逆
  • 關(guān)鍵字: DSP  單片機  工業(yè)控制  逆變器  嵌入式系統(tǒng)  工業(yè)控制  

賽靈思推出65nm FPGA Virtex-5的PCI Express開發(fā)套件

  • 賽靈思公司宣布推出基于業(yè)界第一個列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開發(fā)套件。包括一個開發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計人員加快1-8路 PCIe 應(yīng)用的設(shè)計,可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲和計算、工業(yè)以及航空和國防等多種市場應(yīng)用的產(chǎn)品速度。該開發(fā)套件為設(shè)計人員評估并放心地利用賽靈思PCI Express端點模塊完成設(shè)計提供了所需要的一切。 賽靈思Virtex-5 FPGA內(nèi)建PCI Express端點模塊和低功耗3.2G
  • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機  嵌入式系統(tǒng)  賽靈思  

基于DSP和CPLD的低功耗多路數(shù)據(jù)處理系統(tǒng)設(shè)計

  • 引言 隨著電子技術(shù)的應(yīng)用和發(fā)展,數(shù)字信號處理內(nèi)容日益復(fù)雜,同時,很多情況下要求整個系統(tǒng)具有低功耗的特點。為滿足這種要求,DSP芯片設(shè)計技術(shù)也在向低功耗、高性能的方向發(fā)展。從處理速度來看,TMS320VC5502的運算能力已經(jīng)達到了600MMACS,即每秒鐘可以完成6億次乘加運算。從功耗來看,TMS320VC5502內(nèi)核電壓只有1.26V,整個芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數(shù)據(jù)處理系統(tǒng)。 模擬信號的輸入經(jīng)過50Hz陷波電路(濾除工頻
  • 關(guān)鍵字: CPLD  DSP  單片機  多路數(shù)據(jù)處理  嵌入式系統(tǒng)  

將低成本FPGA用于視頻和圖像處理

  • FPGA已經(jīng)存在了十幾年的時間,在傳統(tǒng)概念中,F(xiàn)PGA價格昂貴,設(shè)計門檻較高,多用于通信和高端工業(yè)控制領(lǐng)域。最近幾年,低成本FPGA不斷推陳出新。半導(dǎo)體工藝的進步不僅帶來FPGA成本的降低,還使其性能顯著提升,同時不斷集成一些新的硬件資源,比如內(nèi)嵌DSP塊、內(nèi)嵌RAM塊、鎖相環(huán)(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA內(nèi)部,還可以集成一種軟處理器Nios II及其外設(shè),它是目前FPGA中應(yīng)用最為廣泛的軟處理器系統(tǒng)。
  • 關(guān)鍵字: FPGA  單片機  嵌入式系統(tǒng)  視頻  圖像處理  

微機保護中DSP與時鐘DS12CR887的接口設(shè)計

  • 系統(tǒng)中其他外圍電路的控制方法和原理與時鐘芯片完全類似,以此方法可以搭建一個通用性強、性能穩(wěn)定的硬件平臺,再通過各種具體的保護應(yīng)用軟件,從而實現(xiàn)各種具體功能的微機保護裝置。
  • 關(guān)鍵字: DSP  887  DS  12    

簡化FPGA測試和調(diào)試

  • 引言   隨著FPGA的設(shè)計速度、尺寸和復(fù)雜度明顯增長,使得整個設(shè)計流程中的驗證和調(diào)試成為當(dāng)前FPGA系統(tǒng)的關(guān)鍵部分。獲得FPGA內(nèi)部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計調(diào)試和檢驗變成設(shè)計周期中最困難的流程。另一方面,幾乎當(dāng)前所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速的向高速串行接口的方向發(fā)展,F(xiàn)PGA也不例外,每一條物理鏈路的速度從600Mbps到高達10Gbps,高速IO的測試和驗證更成為傳統(tǒng)專注于FPGA內(nèi)部邏輯設(shè)計的設(shè)計人
  • 關(guān)鍵字: FPGA  測量  測試  

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

  • 2007年4月10號,北京——澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計精簡為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項目成為我見過的進展最為順利的項目。我們完成開發(fā)所花費的時間僅是DSP
  • 關(guān)鍵字: Altera  DSP  FPGA  單片機  嵌入式系統(tǒng)  

MCS-51單片機與CPLD/FPGA接口邏輯設(shè)計

  • 在功能上,單片機與大規(guī)模CPLD有很強的互補性。單片機具有性能價格比高、功能靈活、易于人機對話、良好的數(shù)據(jù)處理能力濰點;CPLD/FPGA則具有高速、高可靠以及開發(fā)便捷、規(guī)范等優(yōu)點。以此兩類器件相結(jié)合的電路結(jié)構(gòu)在許多高性能儀器儀表和電子產(chǎn)品中仍將被廣泛應(yīng)用。本文就單片機與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機和CPLD/FPGA研發(fā)的朋友能有所啟發(fā)。     單片機與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨立方式,分別說明
  • 關(guān)鍵字: CPLD/FPGA  MCS-51  單片機  邏輯設(shè)計  嵌入式系統(tǒng)  
共9911條 612/661 |‹ « 610 611 612 613 614 615 616 617 618 619 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473