首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> dsp+fpga

物聯(lián)網(wǎng)市場的春天還沒來?

高云半導(dǎo)體小蜜蜂家族GW1N系列新增兩款非易失性FPGA芯片成員

  •   廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)今日宣布:高云半導(dǎo)體小蜜蜂家族GW1N系列新增GW1N-9和GW1N-6兩款非易失性FPGA芯片成員,并開始向客戶提供工程樣片及開發(fā)板。  作為小蜜蜂家族GW1N系列成員,GW1N-9和GW1N-6繼承了GW1N系列的低功耗、高性能、多用戶I/O、用戶邏輯資源豐富,支持高速LVDS接口,支持可隨機(jī)訪問的用戶閃存模塊等特點(diǎn);并在此基礎(chǔ)上,結(jié)合新的市場趨勢(shì),創(chuàng)造性地集成了新的功能,使之成為全球首款集成了支持MIPI I3C和MIPI&nbs
  • 關(guān)鍵字: 高云  FPGA  

基于EDA技術(shù)的FPGA設(shè)計(jì)探究

  •   集成電路技術(shù)和計(jì)算機(jī)技術(shù)的蓬勃發(fā)展。讓電子產(chǎn)品設(shè)計(jì)有了更好的應(yīng)用市場。實(shí)現(xiàn)方法也有了更多的選擇。傳統(tǒng)電子產(chǎn)品設(shè)計(jì)方案是一種基于電路板的設(shè)計(jì)方法。該方法需要選用大量的固定功能器件.然后通過這些器件的配合設(shè)計(jì)從而模擬電子產(chǎn)品的功能,其工作集中在器件的選用及電路板的設(shè)計(jì)上?! ‰S著計(jì)算機(jī)性價(jià)比的提高及可編程邏輯器件的出現(xiàn)。對(duì)傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了解放性的革命。現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法是設(shè)計(jì)師自己設(shè)計(jì)芯片來實(shí)現(xiàn)電子系統(tǒng)的功能.將傳統(tǒng)的固件選用及電路板設(shè)計(jì)工作放在芯片設(shè)計(jì)中進(jìn)行。進(jìn)人新世紀(jì)電子產(chǎn)品設(shè)計(jì)系統(tǒng)
  • 關(guān)鍵字: EDA  FPGA  

力戰(zhàn)英特爾、英偉達(dá) 老牌FPGA玩家不懼挑戰(zhàn)

  • 傳統(tǒng)應(yīng)用幾近飽和,新應(yīng)用還有待拓展,競爭對(duì)手步步緊逼,盈利能力面臨挑戰(zhàn),這些難題要如何解決?看老牌FPGA玩家Xilinx是如何應(yīng)對(duì)的…
  • 關(guān)鍵字: FPGA  英特爾  

智能手機(jī)能拍出數(shù)碼單反相機(jī)質(zhì)量的照片嗎?自己判斷...

  • 為了使智能手機(jī)拍照達(dá)到單反相機(jī)的效果,可以采用添加DSP的方法來改善ISP的圖像處理。該方法有諸多好處,例如可以提供WRGB到RGB轉(zhuǎn)換、失真校正、視頻防抖和其他ISP增強(qiáng)功能;還可以實(shí)現(xiàn)許多其它功能,顯著提高靜態(tài)圖像和視頻片段的質(zhì)量,如低光增強(qiáng)、HDR和超分辨率;另外降低了功率等。
  • 關(guān)鍵字: 手機(jī)  拍照  單反相機(jī)  DSP  201708  

Cadence推出針對(duì)最新移動(dòng)和家庭娛樂應(yīng)用的Tensilica HiFi 3z DSP架構(gòu)

  •   楷登電子(美國 Cadence 公司)今天宣布推出針對(duì)最新移動(dòng)和家庭娛樂應(yīng)用中系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的Cadence? Tensilica? HiFi 3z DSP IP內(nèi)核 。其應(yīng)用包括智能手機(jī)、增強(qiáng)現(xiàn)實(shí)(AR)/ 3D眼鏡、數(shù)字電視和機(jī)頂盒(STB)等。比較在業(yè)界音頻DSP內(nèi)核發(fā)貨量站主導(dǎo)地位的前一代產(chǎn)品HiFi 3 DSP ,新的HiFi 3z架構(gòu)將可提供超過1.3
  • 關(guān)鍵字: Cadence  DSP   

基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)

  •   PCB 光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電路選中PCB 板上待測(cè)試的兩點(diǎn),獲得兩點(diǎn)間電阻值對(duì)應(yīng)的電壓信號(hào),通過電壓比較電路,測(cè)試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對(duì)整個(gè)電路板的測(cè)試。  由于被測(cè)試的點(diǎn)數(shù)比較多, 一般測(cè)試機(jī)都在2048點(diǎn)以上,測(cè)試控制電路比較復(fù)雜,測(cè)試點(diǎn)的查找方法以及切換方法直接影響測(cè)試機(jī)的測(cè)試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計(jì)?! ∮布刂葡到y(tǒng)  測(cè)試過程是在上
  • 關(guān)鍵字: FPGA  PCB  

基于DSP的自適應(yīng)濾波器的設(shè)計(jì)方案

  •   根據(jù)自適應(yīng)濾波的原理,主要論述和分析了易于實(shí)現(xiàn)的最小均方差算法,通過比較IIR結(jié)構(gòu)和FIR結(jié)構(gòu)濾波器的優(yōu)缺點(diǎn),采用橫向FIR結(jié)構(gòu)的自適應(yīng)濾波器來實(shí)現(xiàn)。為了滿足自適應(yīng)濾波的實(shí)時(shí)性要求,采用TMS320F28234芯片的系統(tǒng)設(shè)計(jì),并設(shè)計(jì)了其硬件最小系統(tǒng)和軟件系統(tǒng),最后用TMS320F28234實(shí)現(xiàn)自適應(yīng)濾波器。仿真結(jié)果表明,本方案的自適應(yīng)濾波器濾波效果優(yōu)越,具有較強(qiáng)的實(shí)用性?! ∫浴 V波是信號(hào)處理領(lǐng)域的一種最基本而又極其重要的技術(shù)。利用濾波技術(shù)可以從復(fù)雜的信號(hào)中提取所需要的信號(hào),同時(shí)抑制噪聲或干擾信號(hào)
  • 關(guān)鍵字: DSP  自適應(yīng)濾波器  

FPGA設(shè)計(jì)需注意的方方面面

  •   不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號(hào)完整性和其他的一些關(guān)鍵設(shè)計(jì)問題。不過,你不必獨(dú)自面對(duì)這些挑戰(zhàn),因?yàn)樵诋?dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會(huì)面對(duì)這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案。  I/O信號(hào)分配  可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對(duì)的FPGA在信號(hào)分配方面也具有最復(fù)雜的設(shè)
  • 關(guān)鍵字: FPGA  PCB  

“一刀切”時(shí)代結(jié)束 芯片設(shè)計(jì)有“芯”思路

  •   半導(dǎo)體制程工藝這一話題,可以說是久說不膩,世界領(lǐng)先的半導(dǎo)體廠商在這方面的爭奪也是前赴后繼,這種你爭我奪,你來創(chuàng)新我來顛覆的局面對(duì)于CPU, FPGA和ASIC芯片來說,就猶如“紅牛”一般,是這些芯片歷久彌新,狂奔向前的主要驅(qū)動(dòng)力。下面就隨嵌入式小編一起來了解一下相關(guān)內(nèi)容吧。  然而世事無絕對(duì),現(xiàn)在很多應(yīng)用的發(fā)展程度和性能與工藝制程的關(guān)聯(lián)度越來越低,已經(jīng)很難稱之為主要驅(qū)動(dòng)力了。  應(yīng)用對(duì)于芯片制程的需求化程度見證了硬件的發(fā)展歷程,背后折射出的是硬件從通用硬件采用定制化軟件,到以較少的硬件能耗加
  • 關(guān)鍵字: 芯片  FPGA  

FPGA設(shè)計(jì)需注意的方方面面

  •   不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號(hào)完整性和其他的一些關(guān)鍵設(shè)計(jì)問題。不過,你不必獨(dú)自面對(duì)這些挑戰(zhàn),因?yàn)樵诋?dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會(huì)面對(duì)這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案。  I/O信號(hào)分配  可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對(duì)的FPGA在信號(hào)分配方面也具有最復(fù)雜的設(shè)
  • 關(guān)鍵字: FPGA  差分信號(hào)  

為什么嵌入式工程師要用FPGA?

  •   在一個(gè)領(lǐng)域中,如果唯一不變的是變化,那么不需要對(duì)電子技術(shù)和設(shè)計(jì)方法的發(fā)展變化做多少回顧,就能見證到變化是如何使設(shè)計(jì)工程師能夠創(chuàng)建出下一代創(chuàng)新產(chǎn)品。微處理器得到大規(guī)模應(yīng)用后,價(jià)廉物美的新技術(shù)為基于軟件的革新性電子產(chǎn)品設(shè)計(jì)打開了大門,這就是一個(gè)很好的例子。簡言之,把設(shè)計(jì)的主要元素——在這兒是控制“智能”——轉(zhuǎn)入到軟領(lǐng)域后,設(shè)計(jì)工程師就可以在更短時(shí)間內(nèi)創(chuàng)建出更好、更智能、更廉價(jià)的產(chǎn)品?! ∵@個(gè)變化意味著嵌入式軟件開發(fā)人員是當(dāng)今定義電子產(chǎn)品功能和特性的主要推動(dòng)者,并且最終將把硬件生產(chǎn)出來。該方法的成功因素在于
  • 關(guān)鍵字: 嵌入式工程師  FPGA  

心之所向,無往不至 — “90后”全可編程創(chuàng)新新勢(shì)力閃耀DDC 2017中國區(qū)總決賽

  •   「可見光通信便攜式多語種交互式語音講解系統(tǒng)」、「機(jī)器人輔助康復(fù)訓(xùn)練系統(tǒng)」、「手勢(shì)識(shí)別與空中寫字系統(tǒng)」、「時(shí)間飛行相機(jī)」、「近紅外靜脈手背顯像系統(tǒng)」、「可穿戴智能運(yùn)動(dòng)設(shè)備」……來自于全國各大高校的21項(xiàng)看點(diǎn)十足的“全可編程”創(chuàng)新創(chuàng)業(yè)項(xiàng)目,48位充滿腦洞、才華、與激情的追夢(mèng)少年,在剛剛過去的一個(gè)周末,Digilent Design Contest (DDC) 2017中國區(qū)決賽 見證了國內(nèi)90后“全可編程創(chuàng)新新勢(shì)力”的集體閃耀!  DIGILENT全可編程
  • 關(guān)鍵字: DDC  FPGA  

“復(fù)旦共識(shí),天大行動(dòng),北京指南”之后,開啟新工科之“交大篇章”

  •   【背景】“新工科”(Emerging Engineering Education:3E)是基于國家戰(zhàn)略發(fā)展新需求,國際競爭新形勢(shì)、立德樹人新要求而提出的我國工程教育改革方向?!靶鹿た啤钡膬?nèi)涵是以立德樹人為引領(lǐng),以應(yīng)對(duì)變化、塑造未來為建設(shè)理念,以繼承與創(chuàng)新、交叉與融合、協(xié)調(diào)與共享為主要途徑,培養(yǎng)未來多元化、創(chuàng)新型卓越工程人才,具有戰(zhàn)略型、創(chuàng)新性、系統(tǒng)化、開放式的特征?!靶鹿た啤苯ㄔO(shè)將階段推進(jìn),需要重點(diǎn)把握學(xué)與教、實(shí)踐與創(chuàng)新創(chuàng)業(yè)、本土化與國際化三個(gè)任務(wù),關(guān)鍵在于實(shí)現(xiàn)立法保障、擴(kuò)大辦學(xué)自
  • 關(guān)鍵字: FPGA  DDC  

產(chǎn)品設(shè)計(jì)流程究竟有哪些?來看看資深硬件工程師怎么說的

  •   硬件設(shè)計(jì)就是根據(jù)產(chǎn)品經(jīng)理的需求PRS(Product?Requirement?Specification),在COGS(Cost?of?Goods?Sale)的要求下,利用目前業(yè)界成熟的芯片方案或者技術(shù),在規(guī)定時(shí)間內(nèi)完成符合PRS功能、性能、電源設(shè)計(jì)、功耗、散熱、噪音、信號(hào)完整性、電磁輻射、安規(guī)、器件采購、可靠性、可測(cè)試性、可生產(chǎn)性等要求的硬件產(chǎn)品?! 】梢钥吹?,一個(gè)成功的硬件設(shè)計(jì),主要功能的實(shí)現(xiàn)只是所有環(huán)節(jié)中的一小部分,而且基本來說,主要功能的實(shí)現(xiàn)主
  • 關(guān)鍵字: 硬件工程師  FPGA  
共9873條 64/659 |‹ « 62 63 64 65 66 67 68 69 70 71 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473