新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA實戰(zhàn)開發(fā)技巧(9)

FPGA實戰(zhàn)開發(fā)技巧(9)

作者: 時間:2017-10-11 來源:網(wǎng)絡(luò) 收藏

配置方式靈活多樣,根據(jù)芯片是否能夠自己主動加載配置數(shù)據(jù)分為主模式、從模式以及模式。典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存儲器中的配置比特流,配置所需的時鐘信號( 稱為CCLK) 由內(nèi)部產(chǎn)生,且控制整個配置過程。從模式需要外部的主智能終端( 如處理器、微控制器或者DSP等) 將數(shù)據(jù)下載到FPGA中,其最大的優(yōu)點就是FPGA 的配置數(shù)據(jù)可以放在系統(tǒng)的任何存儲部位,包括:Flash、硬盤、網(wǎng)絡(luò),甚至在其余處理器的運行代碼中。 模式為調(diào)試模式,可將PC 中的比特文件流下載到FPGA中,斷電即丟失。此外,目前還有基于Internet 的、成熟的可重構(gòu)邏輯技術(shù)System ACE解決方案。

本文引用地址:http://2s4d.com/article/201710/365611.htm

(1) 主模式

在主模式下,F(xiàn)PGA上電后,自動將配置數(shù)據(jù)從相應(yīng)的外存儲器讀入到SRAM中,實現(xiàn)內(nèi)部結(jié)構(gòu)映射;主模式根據(jù)比特流的位寬又可以分為:串行模式( 單比特流) 和并行模式( 字節(jié)寬度比特流) 兩大類。如:主串行模式、主SPI Flash 串行模式、內(nèi)部主SPI Flash串行模式、主BPI 并行模式以及主并行模式,如圖5-19所示。

(2) 從模式

在從模式下,F(xiàn)PGA 作為從屬器件,由相應(yīng)的控制電路或微處理器提供配置所需的時序,實現(xiàn)配置數(shù)據(jù)的下載。從模式也根據(jù)比特流的位寬不同分為串、并模式兩類,具體包括:從串行模式、模式和從并行模式三大類,其概要說明如圖5-20所示。

(3)JTAG模式

在JTAG模式中,PC和FPGA通信的時鐘為JTAG接口的TCLK,數(shù)據(jù)直接從TDI進入FPGA,完成相應(yīng)功能的配置。

圖5-19 常用主模式下載方式示意圖

圖5-20 常用的從模式下載方式示意圖

目前,主流的FPGA芯片都支持各類常用的主、從配置模式以及JTAG,以減少配置電路失配性對整體系統(tǒng)的影響。在主配置模式中,F(xiàn)PGA自己產(chǎn)生時鐘,并從外部存儲器中加載配置數(shù)據(jù),其位寬可以為單比特或者字節(jié);在從模式中,外部的處理器通過同步串行接口,按照比特或字節(jié)寬度將配置數(shù)據(jù)送入FPGA芯片。此外,多片F(xiàn)PGA可以通過JTAG菊花鏈的形式共享同一塊外部存儲器,同樣一片/ 多片F(xiàn)PGA也可以從多片外部存儲器中讀取配置數(shù)據(jù)以及用戶自定義數(shù)據(jù)。

Xilinx FPGA的常用配置模式有5 類:主串模式、從串模式、Select MAP模式、Desktop配置和直接SPI配置。在從串配置中,F(xiàn)PGA接收來自于外部PROM或其它器件的配置比特數(shù)據(jù),在FPGA產(chǎn)生的時鐘CCLK的作用下完成配置,多個FPGA可以形成菊花鏈,從同一配置源中獲取數(shù)據(jù)。Select MAP模式中配置數(shù)據(jù)是并行的,是速度最快的配置模式。SPI配置主要在具有SPI接口的FLASH電路中使用。下面以Spartan-3E系列芯片為例,給出各種模式的配置電路。

5.5.2 主串模式——最常用的FPGA配置模式

1.配置單片F(xiàn)PGA

在主串模式下,由FPGA的CCLK管腳給PROM提供工作時鐘,相應(yīng)的PROM在CCLK的上升沿將數(shù)據(jù)從D0管腳送到FPGA的DIN管腳。無論PROM芯片類型( 即使其支持并行配置),都只利用其串行配置功能。Spartan3E系列FPGA的單片主串配置電路如圖5-21所示。主串模式是公司各種配置方式中最簡單,也最常用的方式,基本所有的可編程芯片都支持主串模式。

圖5-21 Spartan-3E主串模式配置電路

2.配置電路的關(guān)鍵點

主串配置電路最關(guān)鍵的3點就是JTAG鏈的完整性、電源電壓的設(shè)置以及CCLK信號的考慮。只要這3步任何一個環(huán)節(jié)出現(xiàn)問題,都不能正確配置PROM芯片。

(1)JTAG鏈的完整性

FPGA和PROM芯片都有自身的JTAG接口電路,所謂的JTAG鏈完整性指的是將JTAG連接器、FPGA、PROM的TMS、TCK連在一起,保證從JTAG連接器TDI到其TDO之間,形成JTAG連接器的“TDI →(TDI~TDO) → (TDI~TDO) → JTAG連接器TDO”的閉合回路,其中(TDI~TDO) 為FPGA或者PROM芯片自身的一對輸入、輸出管腳。圖5-12中配置電路的JTAG鏈從連接器的TDI到FPGA的TDI,再從FPGA的TDO到PROM的TDI,最后從PROM的TDO到連接器的TDO,形成了完整的JTAG鏈,F(xiàn)PGA芯片被稱為鏈首芯片。也可以根據(jù)需要調(diào)換FPGA和PROM的位置,使PROM成為鏈首芯片。

(2) 電源適配性

如圖5-22所示,由于FPGA和PROM要完成數(shù)據(jù)通信,二者的接口電平必須一致,即FPGA相應(yīng)分組的管腳電壓Vcco_2必須和PROM Vcco的輸入電壓大小一致,且理想值為2.5V,這是由于FPGA的PROG_B和DONE管腳由2.5V的Vccaux供電。此外,由于JTAG連接器的電壓也由2.5V的Vccaux提供,因此PROM的VCCJ也必須為2.5V。因此,如果接口電壓和參考電壓不同,在配置階段需要將相應(yīng)分組的管腳電壓和參考電壓設(shè)置為一致;在配置完成后,再將其切換到用戶所需的工作電壓。當然,F(xiàn)PGA和PROM也可以自適應(yīng)3.3V的I/O電平以及JTAG電平,但需要進行一定的改動,即添加幾個外部限流電阻,如圖5-22所示。在主串模式下,XCFxxS系列PROM的核電壓必須為3.3V,XCFxxP系列PROM的核電壓必須為1.8V。

圖5-22 3.3V的JTAG配置電路示意圖

圖5-22中的RSER、RPAR這兩個電阻要特別注意。首先,RSER= 68Ω將流入每個輸入的電流限制到9.5mA ;其次,N= 3三個輸入的二極管導(dǎo)通,

RPAR = VCCAUX min/ NIIN = 2.375V/(3*9.5mA)
=83 Ω或82 Ω ( 與標準值誤差小于5%的電阻 )

(3)CCLK的信號完整性

CCLK信號是JTAG配置數(shù)據(jù)傳輸?shù)臅r鐘信號,其信號完整性非常關(guān)鍵。FPGA 配置電路剛開始以最低時鐘工作,如果沒有特別指定,將逐漸提高頻率。CCLK信號是由FPGA內(nèi)部產(chǎn)生的,對于不同的芯片和電平,其最大值如表F-1所示。

表5-1 不同PROM芯片的最大配置時鐘頻率

3.配置多片F(xiàn)PGA

多片F(xiàn)PGA的配置電路和單片的類似,但是多片F(xiàn)PGA之間有主(Master)、從(Slave) 之分,且需要選擇不同的配置模式。兩片Spartan 3E系列FPGA的典型配置電路如圖5-23所示,兩片F(xiàn)PGA存在主、從地位之分。

圖5-23 主從模式下兩片F(xiàn)PGA的配置電路



關(guān)鍵詞: FPGA 賽靈思 JTAG

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉