首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

DSP開(kāi)發(fā)注意問(wèn)題

  • DSP開(kāi)發(fā)注意問(wèn)題,選擇DSP的型號(hào)  目前市場(chǎng)上的主要DSP生產(chǎn)商包括TI,ADI,Motorola,Lucent和Zilog等,其中TI占有最大市場(chǎng)份額。產(chǎn)品包括了從低端的低速度DSP到高端的大運(yùn)算量的DSP產(chǎn)品。目前,廣泛使用的TI DSP有三個(gè)系列:C2000、
  • 關(guān)鍵字: 問(wèn)題  注意  開(kāi)發(fā)  DSP  

基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)

  • 摘要:頻移鍵控(FSK)是用不同頻率的載波來(lái)傳遞數(shù)字信號(hào),并用數(shù)字基帶信號(hào)控制載波信號(hào)的頻率。提出一種基于流水線CORDIC算法的2FSK調(diào)制器的FPGA實(shí)現(xiàn)方案,可有效地節(jié)省FPGA的硬件資源,提高運(yùn)算速度。最后,給出該方
  • 關(guān)鍵字: CORDIC  2FSK  FPGA  算法    

基于FPGA的芯片設(shè)計(jì)及其應(yīng)用

  • 基于FPGA的芯片設(shè)計(jì)及其應(yīng)用,過(guò)去,半導(dǎo)體行業(yè)一直關(guān)注的兩個(gè)目標(biāo)是縮小體積和提高速率。近 40年來(lái),對(duì)這些目標(biāo)的追求促使行業(yè)發(fā)展符合摩爾定律,性能和電路密度每18個(gè)月翻倍。導(dǎo)致技術(shù)高速發(fā)展,蘊(yùn)育了計(jì)算機(jī)革命、互聯(lián)網(wǎng)革命以及現(xiàn)在的無(wú)線通信
  • 關(guān)鍵字: 及其  應(yīng)用  設(shè)計(jì)  芯片  FPGA  基于  

為FPGA軟處理器選擇操作系統(tǒng)

  • 為FPGA軟處理器選擇操作系統(tǒng),在本文中,我們研究了選擇嵌入式操作系統(tǒng)的各種方案,并且針對(duì)嵌入式和實(shí)時(shí)操作系統(tǒng),討論一些選擇標(biāo)準(zhǔn),并強(qiáng)調(diào)由可編程邏輯解決方案引入的設(shè)計(jì)折衷。闡述了一個(gè)典型實(shí)例,這里我們以在萊迪思半導(dǎo)體公司的FPGA 上運(yùn)行
  • 關(guān)鍵字: 操作系統(tǒng)  選擇  處理器  FPGA  

基于DSP的電能質(zhì)量在線監(jiān)測(cè)設(shè)備在電網(wǎng)中的應(yīng)用

  • 基于DSP的電能質(zhì)量在線監(jiān)測(cè)設(shè)備在電網(wǎng)中的應(yīng)用,電能質(zhì)量在線監(jiān)測(cè)設(shè)備是電網(wǎng)電能質(zhì)量監(jiān)督檢測(cè)網(wǎng)絡(luò)最基本也是最主要的設(shè)備,目前市場(chǎng)上銷售和使用的國(guó)內(nèi)外生產(chǎn)的電能質(zhì)量部分指標(biāo)(如諧波、不平衡度等)的監(jiān)測(cè)設(shè)備,大都不能完全適應(yīng)我國(guó)電網(wǎng)電能質(zhì)量監(jiān)督管理的實(shí)際需
  • 關(guān)鍵字: 設(shè)備  電網(wǎng)  應(yīng)用  監(jiān)測(cè)  在線  DSP  電能  質(zhì)量  基于  

安全通信系統(tǒng)的FPGA實(shí)現(xiàn)的方法

  • 安全通信系統(tǒng)的FPGA實(shí)現(xiàn)的方法,緒論  信息安全的解決方案目前主要集中于采取單一的措施來(lái)保證信息的安全性,針對(duì)各種攻擊手段,防范措施主要集中于信息加密技術(shù)、安全交換機(jī)技術(shù)、防火墻技術(shù)、認(rèn)證技術(shù),入侵檢測(cè)技術(shù)等,這些技術(shù)從不同的方面對(duì)
  • 關(guān)鍵字: 實(shí)現(xiàn)  方法  FPGA  系統(tǒng)  通信  安全  

嵌入式開(kāi)發(fā)人員要使用FPGA的原因

  • 嵌入式開(kāi)發(fā)人員要使用FPGA的原因,在一個(gè)領(lǐng)域中,如果唯一不變的是變化,那么不需要對(duì)電子技術(shù)和設(shè)計(jì)方法的發(fā)展變化做多少回顧,就能見(jiàn)證到變化是如何使設(shè)計(jì)工程師能夠創(chuàng)建出下一代創(chuàng)新產(chǎn)品。微處理器得到大規(guī)模應(yīng)用后,價(jià)廉物美的新技術(shù)為基于軟件的
  • 關(guān)鍵字: FPGA  原因  使用  人員  開(kāi)發(fā)  嵌入式  

PLDA與科通集團(tuán)和嘉韜實(shí)業(yè)簽訂分銷合同

  •   PCI Express、USB 3.0 和高速互連知識(shí)產(chǎn)權(quán)(IP)廠商PLDA 公司宣布與中國(guó)領(lǐng)先的分銷商科通集團(tuán)與上海嘉韜實(shí)業(yè)簽訂合同,兩家公司將成為PLDA 用于ASIC 和FPGA 的領(lǐng)先互連IP 產(chǎn)品的分銷商。這一宣布將確定PLDA 在支持不斷增長(zhǎng)的PCI Express 和USB IP 產(chǎn)品需求方面擁有優(yōu)勝地位,以期更好地服務(wù)中國(guó)的SoC、ASIC 和FPGA 設(shè)計(jì)人員。   
  • 關(guān)鍵字: PLDA  FPGA  

基于DSP的抖動(dòng)測(cè)量的方案

  • 引言  抖動(dòng)(jitter)會(huì)使數(shù)字電路的傳輸性能惡化,由于信號(hào)上升沿或是下降沿在時(shí)間軸上的正確位置被取代,在數(shù)據(jù)再生的時(shí)候,數(shù)據(jù)比特流中就會(huì)引入錯(cuò)誤。在合并了緩沖存儲(chǔ)器和相位比較器的數(shù)字儀表中,由于數(shù)
  • 關(guān)鍵字: DSP  抖動(dòng)測(cè)量  方案    

SoC處理單元性能評(píng)估及功能劃分

  • 有多個(gè)處理單元的SoC器件目前是產(chǎn)品設(shè)計(jì)鏈上的重要一環(huán)。本文綜合各種因素評(píng)估了不同處理單元的優(yōu)缺點(diǎn),...
  • 關(guān)鍵字: SoC  RISC  DSP  FPGA  功能劃分  性能評(píng)估  

基于Xilinx FPGA的數(shù)字頻域干擾抵消器

基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計(jì)實(shí)例

  • 1引言CPLD(ComplexprogrammableLogicDevice,復(fù)雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray...
  • 關(guān)鍵字: CPLD  FPGA  半整數(shù)分頻器  

基于DSP的自動(dòng)代碼生成及應(yīng)用

  • 基于DSP的自動(dòng)代碼生成及應(yīng)用, 1 引 言  M atlab具有強(qiáng)大的分析、計(jì)算和可視化功能, 利用MATLAB 提供的專業(yè)工具箱, 可以方便、靈活地實(shí)現(xiàn)對(duì)自動(dòng)控制、信號(hào)處理、通信系統(tǒng)等算法的分析和仿真, 是算法設(shè)計(jì)人員和工程技術(shù)人員不可缺少的軟件工
  • 關(guān)鍵字: 生成  應(yīng)用  代碼  自動(dòng)  DSP  基于  

現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)

  • 隨著器件規(guī)模、功能以及可靠性的不斷提高,FPGA在現(xiàn)代數(shù)字系統(tǒng)中的應(yīng)用日漸廣泛。采用FPGA設(shè)計(jì)數(shù)字電路已經(jīng)成為數(shù)字電路系統(tǒng)領(lǐng)域的主要設(shè)計(jì)方式之一。 FPGA設(shè)計(jì)是指使用相應(yīng)的EDA開(kāi)發(fā)軟件對(duì)FPGA器件進(jìn)行開(kāi)發(fā)的過(guò)程
  • 關(guān)鍵字: FPGA  現(xiàn)場(chǎng)可編程  門(mén)陣列    

非晶硅反熔絲FPGA提升系統(tǒng)可靠性

  •  現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)技術(shù)因其提供的設(shè)計(jì)靈活性,已為系統(tǒng)設(shè)計(jì)人員廣泛采用。非晶硅反熔絲FPGA技術(shù)尤其有用,它可以提供一種高電路密度與低功耗,以及非易失性編程和高可靠性的組合。為了充分發(fā)揮其可靠性,FPGA廠
  • 關(guān)鍵字: FPGA  非晶硅  反熔絲  系統(tǒng)    
共9913條 383/661 |‹ « 381 382 383 384 385 386 387 388 389 390 » ›|

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

DSP+FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473