dsp+fpga 文章 最新資訊
Altera Cyclone V SoC FPGA:深耕工業(yè)應(yīng)用
- 隨著應(yīng)用環(huán)境的復(fù)雜度提升,在工業(yè)垂直細(xì)分領(lǐng)域,新技術(shù)的引入以及對人身安全有更高標(biāo)準(zhǔn),使得設(shè)備廠商對制造商在產(chǎn)品定制化、面市周期以及總體成本方面提出更高需求,這些因素推動制造商提供更高性能、更突顯功能安全以及更具成本優(yōu)勢的方案。因應(yīng)這些復(fù)雜需求,F(xiàn)PGA方案開始逐漸進(jìn)入傳統(tǒng)MCU和DSP占主要份額的領(lǐng)域。 Altera亞太區(qū)工業(yè)市場開發(fā)經(jīng)理江允貴介紹:“現(xiàn)在的制造商面臨諸多挑戰(zhàn),需要專業(yè)應(yīng)用軟件和IP及靈活、成熟可靠的解決方案來幫助他們提升市場競爭力。與其它方案相比,F(xiàn)PGA能提供高性
- 關(guān)鍵字: Altera FPGA CycloneV
基于DSP/BIOS的數(shù)據(jù)采集系統(tǒng)研制

- 基于DSP/BIOS的數(shù)據(jù)采集系統(tǒng)研制,摘要:針對多模式、高速、大數(shù)量采集及網(wǎng)絡(luò)實時上傳的要求,設(shè)計專用數(shù)據(jù)采集系統(tǒng)。硬件上以DM642作為主控CPU,軟件上利用其內(nèi)嵌的DSP/BIOS操作系統(tǒng)調(diào)度網(wǎng)絡(luò)控制任務(wù)、數(shù)據(jù)采集任務(wù)、周期觸發(fā)線程以及硬件中斷,并利
- 關(guān)鍵字: DSP/BIOS DM642 多線程 NDK 數(shù)據(jù)采集
利用CPLD實現(xiàn)FPGA的快速加載
- 基于SRAM的FPGA由于其可編程、可升級的特性,被廣泛應(yīng)用于現(xiàn)代通信系統(tǒng)中。由于其易失性,每次上電后都需要重新對FPGA進(jìn)行加載。隨著通信系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA配置文件越來越大,加載時間越來越長,嚴(yán)重影響系統(tǒng)的啟動時同。為了提高FPGA的加載效率,在此提出一種通過CPLD進(jìn)行FPGA串行加載的方案。通過驗證,該方法既能能提高FPGA加載效率,又能節(jié)省CPU和FPGA的GIPO管腳,降低系統(tǒng)啟動時間,非常適用于現(xiàn)代復(fù)雜通信系統(tǒng)。
- 關(guān)鍵字: CPLD FPGA
面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計

- 面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計,摘要:在此設(shè)計出一種基于DSP+FPGA技術(shù)的面向異步視頻的嵌入式圖像處理系統(tǒng),以一種靈活的架構(gòu)避免了幀間不同步方法對雙口RAM顯存的需求,既能夠保證圖像輸出質(zhì)量,又有利于提升圖像處理的性能指標(biāo)。系統(tǒng)以FPGA為核心
- 關(guān)鍵字: 異步視頻 圖像處理 嵌入式系統(tǒng) FPGA 幀存切換
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
