cpld/fpga 文章 進入cpld/fpga技術(shù)社區(qū)
FPGA的DSP性能揭秘
- “今天,F(xiàn)PGA越來越多地應(yīng)用在多種DSP中。我們預(yù)計這一趨勢在未來幾年會更加明顯?!泵绹{(diào)查機構(gòu)Berkeley設(shè)計技術(shù)公司做了上述預(yù)測。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足了DSP應(yīng)用領(lǐng)域,近一、兩年,隨著3G通信、視頻成像等領(lǐng)域的發(fā)展,F(xiàn)PGA for DSP(FPGA的DSP)再次成為了熱點。為什么會用FPGA做DSP?Xilinx中國區(qū)運營總經(jīng)理吳曉東從DSP的概念上進行了分析:DSP表示數(shù)字信號處理器,也可以表示為數(shù)字信號處理—并不代表某一種芯片。實際上,數(shù)字信號處理
- 關(guān)鍵字: 0706_A DSP FPGA 單片機 嵌入式系統(tǒng) 雜志_專題
FPGA for DSP的精彩問答
- 問:現(xiàn)在DSP跟微處理器結(jié)合的情況比較多,實現(xiàn)DSP功能的FPGA是否也要和微處理器合作?答:現(xiàn)在90%以上的FPGA都運用在處理器上,這也正是FPGA這方面的優(yōu)勢。你可以用FPGA的邏輯搭建一個軟處理器,也可以選用具有內(nèi)嵌硬處理器的產(chǎn)品。因此,可以很容易在FPGA上實現(xiàn)微處理器的性能。 問:FPGA已經(jīng)能夠?qū)崿F(xiàn)DSP,為何還要專門開發(fā)為DSP應(yīng)用的FGPA?答:首先,所有的FPGA都有乘法器,如果你可以拿這些乘法器做數(shù)字信號處理,但是不是最優(yōu)化的。例如,如果你選擇Xilinx Spartan的產(chǎn)品,你
- 關(guān)鍵字: 0706_A DSP FPGA 單片機 嵌入式系統(tǒng) 雜志_專題
基于CPLD的CCD相機圖像信號模擬器的設(shè)計
- 1 引言 多年來CCD 器件以體積小、重量輕、功耗小、工作電壓低和抗燒毀等優(yōu)點以及在分辨率、動態(tài)范圍、靈敏度、實時傳輸、自掃描等特性,廣泛地應(yīng)用于攝像器材、氣象、航天航空、軍事、醫(yī)療以及工業(yè)檢測等眾多領(lǐng)域。 在對某多通道高速CCD相機輸出圖像信號的采集系統(tǒng)設(shè)計過程當中,我們需要對此系統(tǒng)在正式使用之前進行調(diào)試,來測試它能否正常工作。本文利用CPLD和LVDS嚴格對CCD相機的輸出接口進行了模擬,并且以LVDS方式輸出圖像信號。 &n
- 關(guān)鍵字: CCD相機 CPLD 單片機 嵌入式系統(tǒng) 信號模擬器
基于FPGA的二值圖像連通域標記快速算法實現(xiàn)
- 摘 要:針對高速圖像目標實時識別和跟蹤任務(wù),需要利用系統(tǒng)中有限的硬件資源實現(xiàn)高速、準確的二值圖像連通域標記,提出了一種適合FPGA實現(xiàn)的二值圖像連通域標記快速算法。算法以快捷、有效的方式識別、并記錄區(qū)域間復(fù)雜的連通關(guān)系。與傳統(tǒng)的二值圖像標記算法相比,該算法具有運算簡單性、規(guī)則性和可擴展性的特點。利用FPGA實現(xiàn)該算法時,能夠準確有效的識別出圖像中復(fù)雜的連通關(guān)系,產(chǎn)生正確的標記結(jié)果。在100MHz工作時鐘下,處理384
- 關(guān)鍵字: FPGA 單片機 二值圖像連通域標記 嵌入式系統(tǒng)
基于FPGA的高速可變周期脈沖發(fā)生器的設(shè)計
- 1 引 言 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運用。采用數(shù)字器件設(shè)計周期和輸出個數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點,本文采用Atelra公司的可編程芯片F(xiàn)PGA設(shè)計了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調(diào)試獲得良好的運行效果。 2 總體設(shè)計思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構(gòu)成,為了改變周期,采用兩個計數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計數(shù)器采用可并行加載初始值的N位減法計數(shù)器。設(shè)定:當要求的高電平
- 關(guān)鍵字: FPGA 單片機 脈沖發(fā)生器 嵌入式系統(tǒng)
基于CPLD的數(shù)字濾波抗干擾電路設(shè)計
- 引言 紅外密集度光電立靶測試系統(tǒng)是一種用于測量低伸彈道武器射擊密集度的新型的測試系統(tǒng),它既可用于金屬彈丸的測試,又可測試非金屬彈丸,具有反映靈敏、精度高而穩(wěn)定、操作簡單、容易維護等優(yōu)點,已被許多靶場投入使用。 光電靶的基本原理是:當光幕內(nèi)的光通量發(fā)生足夠大的變化時,光電傳感器會響應(yīng)這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使光幕內(nèi)的光通量發(fā)生變化以使光電傳感器產(chǎn)生電信號。從原理上講。這種現(xiàn)象并非異常,而從測試來講,則屬于干擾。在具體靶場測試中,當干擾嚴重時,可能會導(dǎo)致測試無法進行
- 關(guān)鍵字: CPLD 單片機 干擾電路 嵌入式系統(tǒng) 數(shù)字濾波 邏輯電路
FPGA所需的電源供應(yīng):深入分析
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 美國國家半導(dǎo)體公司 FPGA DC/DC
基于FPGA的IDE硬盤接口卡的實現(xiàn)
- 引言 本文采用FPGA實現(xiàn)了IDE硬盤接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個與普通IDE硬盤連接,另一個與計算機主板上的IDE接口相連。系統(tǒng)采用FPGA實現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉(zhuǎn)發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點介紹用FPGA實現(xiàn)接口協(xié)議的方法。 1 IDE接口協(xié)議簡介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅(qū)動器”,又稱為ATA接口。表1列
- 關(guān)鍵字: FPGA IDE硬盤 單片機 嵌入式系統(tǒng) 存儲器
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
