cpld/fpga 文章 最新資訊
基于ADSP-BF533和EPM7160實(shí)現(xiàn)的多路UART接口電路設(shè)計(jì)

- 0 引言 目前,在數(shù)字信號(hào)處理技術(shù)中,DSP+CPLD是控制接口設(shè)計(jì)中比較常用的方式。然而,AD-SP-BF533雖有異步串口,但該芯片只有一個(gè)異步串口,當(dāng)一個(gè)系統(tǒng)中出現(xiàn)多個(gè)UART接口時(shí),ADSP-BF533就顯得無能為力了。為此,本文采用CPLD來實(shí)現(xiàn)多路UART接口的設(shè)計(jì),以滿足ADSP-BF533與多路UART接口的通信。 1 ADSP-BF533簡介 ADSP-BF533處理器是Blackfin系列產(chǎn)品中的一員。其最大工作頻率可達(dá)600 MHz。Blackfin處理器內(nèi)核包
- 關(guān)鍵字: DSP CPLD UART 接口電路 處理器 DMA
LPC2131基于CPLD的CAN接口設(shè)計(jì)

- 引 言 Philips公司的LPC213l是基于ARM7TDMI-S的高性能32位RISC微控制器。它具有ARM處理器的所有優(yōu)點(diǎn)——低功耗、高性能和較為豐富的片上資源,但LPC2131內(nèi)部沒有集成CAN控制器,而無法利用CAN總線來進(jìn)行通信。為了使得LPC2131能夠利用CAN總線進(jìn)行通信,可以通過外部擴(kuò)展來實(shí)現(xiàn)其功能。目前,比較普通的方法是在LPC2131的外部采用CAN控制器設(shè)計(jì)CAN總線接口。LPC2131與CAN控制器的接口電路如圖1所示。 這種方法中,
- 關(guān)鍵字: CPLD CAN ARM 處理器 EPM3128
Flash外部配置器件在SOPC中的應(yīng)用

- 1 Flash在SOPC中的作用 Flash在SOPC中的作用主要表現(xiàn)在兩方面:一方面,可用Flash來保存FPGA的配置文件,從而可以省去EPCS芯片或解決EPCS芯片容量不夠的問題。當(dāng)系統(tǒng)上電后,從Flash中讀取配置文件,對(duì)FPGA進(jìn)行配置。另一方面,可用Flash來保存用戶程序。對(duì)于較為復(fù)雜的SOPC系統(tǒng),用戶程序一般較大,用EPCS來存儲(chǔ)是不現(xiàn)實(shí)的。系統(tǒng)完成配置后,將Flash中的用戶程序轉(zhuǎn)移到外接RAM或片內(nèi)配置生成的RAM中,然后系統(tǒng)開始運(yùn)行。 2 Flash編程的實(shí)現(xiàn)
- 關(guān)鍵字: FPGA SOPC Flash RAM NiosII
基于FPGA的核物理實(shí)驗(yàn)定標(biāo)器的設(shè)計(jì)與實(shí)現(xiàn)

- 定標(biāo)器在大學(xué)實(shí)驗(yàn)中有很廣泛的應(yīng)用,其中近代物理實(shí)驗(yàn)中的核物理實(shí)驗(yàn)里就有2個(gè)實(shí)驗(yàn)(G-M計(jì)數(shù)管和β吸收)要用到高壓電源和定標(biāo)器,而目前現(xiàn)有的設(shè)備一般使用的是分立元器件,已嚴(yán)重老化,高壓極不穩(wěn)定,維護(hù)也較為困難;另一方面在許多常用功能上明顯欠缺,使得學(xué)生的實(shí)驗(yàn)課難以維持。為此我們提出了一種新的設(shè)計(jì)方案:采用EDA進(jìn)行結(jié)構(gòu)設(shè)計(jì),充分發(fā)揮FPGA(Field Programmable Gate Array)技術(shù)的集成特性,拋棄原電路中眾多晶體管,成功地對(duì)系統(tǒng)中的大量處理電路進(jìn)行了簡化和集約,提高了儀
- 關(guān)鍵字: FPGA 定標(biāo)器 核物理實(shí)驗(yàn) G-M
基于ADPCM算法的汽車智能語音報(bào)警系統(tǒng)的設(shè)計(jì)

- 1 前言 為了防止汽車發(fā)生交通事故,當(dāng)汽車智能檢測裝置探測到前方有危險(xiǎn)時(shí),必須向駕駛員發(fā)出警告信息。語音報(bào)警向駕駛員明確提示危險(xiǎn),以便駕駛員能及時(shí)準(zhǔn)確地采取措施。因此,本文提出數(shù)字語音處理技術(shù),先將各種狀況的報(bào)警信息進(jìn)行數(shù)字化采集、存儲(chǔ),遇到危險(xiǎn)時(shí),將判斷危險(xiǎn)類型并自動(dòng)選擇播放存儲(chǔ)的報(bào)警信息。由于語音信息量大,直接存儲(chǔ)需占用龐大的存儲(chǔ)空間,為此,本文采用FPGA實(shí)現(xiàn)ADPCM(Adaptive Differential Pulse CodeModulation,自適應(yīng)差分脈沖編碼調(diào)制)編解碼器設(shè)
- 關(guān)鍵字: 汽車 語音報(bào)警 ADPCM FPGA 單片機(jī)
基于CPLD+MCU的新型光柵數(shù)顯系統(tǒng)設(shè)計(jì)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 光柵 正交脈沖 掉電數(shù)據(jù)存儲(chǔ) CPLD EPM240 STC89C516RD
基于TLC5510的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

- 1 TLC5510簡介 TLC5510是美國德州儀器(TI)公司的8位半閃速架構(gòu)A/D轉(zhuǎn)換器。采用CMOS工藝,大大減少比較器數(shù)。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應(yīng)用于高速數(shù)據(jù)轉(zhuǎn)換、數(shù)字TV、醫(yī)學(xué)圖像、視頻會(huì)議以及QAM解調(diào)器等領(lǐng)域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內(nèi)置采樣保持電路,可簡化外圍電路設(shè)計(jì)。TLC5510具有高阻抗并行接口和內(nèi)部基準(zhǔn)電阻,模擬輸入范圍為0.6 V~2.6 V。 1.1 引腳功能描述 TLC5510采用2
- 關(guān)鍵字: 數(shù)據(jù)采集 CMOS A/D轉(zhuǎn)換器 FPGA
CDMA2000基帶信號(hào)發(fā)生器的FPGA+DSP實(shí)現(xiàn)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: CDMA2000 DSP 基帶信號(hào)發(fā)生器 FPGA
基于MCU+CPLD的新型光柵數(shù)顯系統(tǒng)設(shè)計(jì)

- 1 引言 光柵數(shù)顯系統(tǒng)主要用于普通機(jī)床,可直接顯示機(jī)床加工的長度值,有助于提高加工精度和效率。目前國內(nèi)市場上的光柵數(shù)顯系統(tǒng)大多采用國外集成電路實(shí)現(xiàn),研發(fā)成本高,且不便于操作人員使用。針對(duì)這種狀況,研發(fā)了基于MCU+CPLD的新型光柵數(shù)顯系統(tǒng)。該系統(tǒng)具有計(jì)數(shù)精度高、成本低、操作方便以及升級(jí)快等特點(diǎn),能夠處理高達(dá)5 MHz/s的正交脈沖,并在掉電時(shí)有效存儲(chǔ)當(dāng)前長度值,其數(shù)碼管可顯示關(guān)鍵的長度值,點(diǎn)陣式液晶屏還可顯示相關(guān)的提示信息。 2 系統(tǒng)工作原理 利用CPLD實(shí)現(xiàn)正交脈沖處理邏輯電路,
- 關(guān)鍵字: MCU CPLD 光柵數(shù)顯 正交脈沖
華禹公司在P1200便攜式手持機(jī)中選用MAX IIZ CPLD
- Altera宣布,深圳市華禹高科技有限公司在其新的P1200便攜式手持機(jī)中選用了MAX IIZ CPLD。之所以選用Altera MAX IIZ CPLD,是因?yàn)樗坏梢匝杆侔踩貙?shí)現(xiàn)新特性和功能,而且還具有最低的功耗和最小的電路板面積,該器件管理P1200便攜式手持機(jī)中的多個(gè)接口,包括射頻識(shí)別(RFID)讀卡器、紅外數(shù)據(jù)協(xié)會(huì)(IRDA)傳感器、藍(lán)牙接口以及LED控制端口等。該P(yáng)1200便攜式手持機(jī)已于5月1日正式在杭州公交自行車項(xiàng)目中使用,并將會(huì)在8月應(yīng)用于北京奧運(yùn)的身份識(shí)別,物流領(lǐng)域以及公交等小
- 關(guān)鍵字: Altera CPLD 華禹 手持機(jī)
基于FPGA的多路數(shù)字量采集模塊設(shè)計(jì)

- 1 引言 測控系統(tǒng)常常需要處理所采集到的各種數(shù)字量信號(hào)。通常測控系統(tǒng)采用通用MCU完成系統(tǒng)任務(wù)。但當(dāng)系統(tǒng)中采集信號(hào)量較多時(shí),僅依靠MCU則難以完成系統(tǒng)任務(wù)。針對(duì)這一問題,提出一種基于FPGA技術(shù)的多路數(shù)字量采集模塊。利用FPGA的I/O端口數(shù)多且可編程設(shè)置的特點(diǎn),配以VHDL編寫的FPGA內(nèi)部邏輯,實(shí)現(xiàn)采集多路數(shù)字量信號(hào)。 2 模塊設(shè)計(jì)方案 2.1 功能要求 該數(shù)字量采集模塊主要功能是采集輸入的36路數(shù)字及脈沖信號(hào),并將編幀后的信號(hào)數(shù)據(jù)上傳給上位機(jī),上位機(jī)經(jīng)解包處理后顯示信號(hào)相
- 關(guān)鍵字: FPGA 數(shù)字量采集 測控 USB單片機(jī) MCU FIFO
基于FPGA的FFT處理器設(shè)計(jì)

- 1 引言 隨著數(shù)字技術(shù)的快速發(fā)展,數(shù)字信號(hào)處理已深入到條個(gè)領(lǐng)域。在數(shù)字信號(hào)處理中,許多算法如相關(guān)、濾波、譜估計(jì)、卷積等都可通過轉(zhuǎn)化為離散傅立葉變換(DFT)實(shí)現(xiàn),從而為離散信號(hào)分析從理論上提供了變換工具。但DFT計(jì)算量大,實(shí)現(xiàn)困難。快速傅立葉(FFT)的提出,大大減少了計(jì)算量,從根本上改變了傅立葉變換的地位,成為數(shù)字信號(hào)處理中的核心技術(shù)之一,廣泛應(yīng)用于雷達(dá)、觀測、跟蹤、高速圖像處理、保密無線通信和數(shù)字通信等領(lǐng)域。 目前,硬件實(shí)現(xiàn)FFT算法的方案主要有:通用數(shù)字信號(hào)處理器(DSP)、FFT專
- 關(guān)鍵字: FPGA FFT 處理器 DFT DSP
基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實(shí)現(xiàn)

- 數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號(hào)處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實(shí)現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號(hào)的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號(hào)處理、通信信號(hào)處理以及電子對(duì)抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號(hào)進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對(duì)各路信號(hào)的復(fù)加權(quán)處理,形成所需的波束信號(hào)。只要信號(hào)處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過DSP或FPGA用軟件實(shí)現(xiàn)的,所以具有很高的靈活性和可擴(kuò)展性
- 關(guān)鍵字: FPGA ADSP 數(shù)字波束 信號(hào)處理
基于FPGA的中高頻感應(yīng)電爐控制電路設(shè)計(jì)方案

- 1 引 言 中高頻感應(yīng)爐是利用電磁感應(yīng)原理加熱和溶化金屬的,這種方式是一種較理想的加熱工藝,已經(jīng)廣泛應(yīng)用于金屬熔煉、焊接、表面淬火等加工和熱處理過程。中高頻電爐的負(fù)載是由感應(yīng)圈和被加熱的金屬工件組成,為了降低無功功率,需要用串聯(lián)或并聯(lián)電容的方式來補(bǔ)償無功功率,使整個(gè)電路中形成中高頻的LC振蕩。維持這樣較恒定的頻率振蕩,金屬內(nèi)部將形成渦流而發(fā)熱,從而達(dá)到加熱和熔化金屬的目的。傳統(tǒng)的控制電路主要采用分離元件的模數(shù)混合電路,控制精度低,容易產(chǎn)生噪聲問題。 本文將提出一種基于FPGA片上可編程技術(shù)
- 關(guān)鍵字: FPGA 電爐 控制 電路 電磁感應(yīng)
DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運(yùn)用

- 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、減速區(qū),但這會(huì)使加工數(shù)據(jù)總量成倍增加。除此之外,龐大的數(shù)據(jù)計(jì)算量也需要一個(gè)專門的高性能處理器來實(shí)現(xiàn)。 FPGA(現(xiàn)場可編程門陣列)在并行信號(hào)處理方面具有極大的優(yōu)勢(shì)。本系統(tǒng)采用FPGA作為加工數(shù)據(jù)的執(zhí)行器件。這種解決方案突出的特點(diǎn)是讓運(yùn)動(dòng)控制的處理部分以獨(dú)立的、硬件性方式展開,增加系統(tǒng)的性能和可靠性,
- 關(guān)鍵字: DSP FPGA 數(shù)控加工 激光加工
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
