首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

一種基于FPGA的B超數(shù)字波束形成技術(shù)

  • 論述了一種運(yùn)行在FPGA芯片上應(yīng)用于B超的全數(shù)字波束形成技術(shù)。采用孔徑變跡、幅度加權(quán)變跡和動(dòng)態(tài)變跡相結(jié)合的綜合變跡技術(shù)和動(dòng)態(tài)聚焦技術(shù),兩種技術(shù)均形成直觀的數(shù)學(xué)模型,在FPGA上的實(shí)現(xiàn)方法類似,先將數(shù)學(xué)模型數(shù)字化,然后計(jì)算出數(shù)據(jù)表存入ROM,運(yùn)行時(shí)將ROM中提取的數(shù)據(jù)與輸入數(shù)據(jù)進(jìn)行運(yùn)算,即可得到預(yù)期的輸出數(shù)據(jù)。在Matlab仿真和樣機(jī)測(cè)試中達(dá)到了很好的抑制旁瓣和動(dòng)態(tài)聚焦效果,提高了波束形成的精度。
  • 關(guān)鍵字: FPGA  數(shù)字波束  201202  

Xilinx對(duì)FPGA的技術(shù)市場(chǎng)展望

  • 2011 年 12 月 13 日,可編程平臺(tái)廠商賽靈思公司 (Xilinx )進(jìn)駐北京新址,并開(kāi)設(shè)研發(fā)中心。會(huì)上,Xilinx介紹了FPGA的發(fā)展方向
  • 關(guān)鍵字: Xilinx  FPGA  201202  

基于FPGA NiosII的MPEG-4視頻播放器

  • 引 言多媒體技術(shù)實(shí)用化的關(guān)鍵技術(shù)之一,就是解決視頻、音頻數(shù)字化以后數(shù)據(jù)量大,與數(shù)字存儲(chǔ)媒體、通信網(wǎng)容量小的矛盾,其解決途徑就是壓縮。為了支持低比特率視頻傳輸業(yè)務(wù),MPEG(Moving Picture Expert5 Group)推出了
  • 關(guān)鍵字: NiosII  FPGA  MPEG  視頻播放器    

基于單片機(jī)的CPLD/FPGA被動(dòng)串行下載配置的實(shí)現(xiàn)

  • 1引言隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動(dòng)該潮流迅猛發(fā)展的引擎就是日趨進(jìn)步和完善的高密度現(xiàn)場(chǎng)可編程邏輯器件設(shè)計(jì)技術(shù)。高密度現(xiàn)場(chǎng)可編程邏輯器件(CPLD/
  • 關(guān)鍵字: CPLD  FPGA  單片機(jī)  被動(dòng)    

基于Actel FPGA的TFT控制器技術(shù)方案設(shè)計(jì)

  • 基于Actel FPGA的TFT控制器技術(shù)方案設(shè)計(jì),在1970年,F(xiàn)ergason制造了第一臺(tái)具有實(shí)用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變,變得更加的美觀、實(shí)用,在一定場(chǎng)合下逐漸取代傳統(tǒng)的數(shù)碼管、LED的顯示。TFT誕生于80年代末,在1995年之后被廣泛的應(yīng)用,現(xiàn)
  • 關(guān)鍵字: 技術(shù)  方案設(shè)計(jì)  控制器  TFT  Actel  FPGA  基于  

基于DSP與CPLD空間瞬態(tài)光輻射信號(hào)實(shí)時(shí)探測(cè)系統(tǒng)電路設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  空間瞬態(tài)  CPLD  光輻射信號(hào)  

基于VC++的FPGA重配置方案設(shè)計(jì)

  • 基于VC++的FPGA重配置方案設(shè)計(jì),采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場(chǎng)可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過(guò)重新下載存儲(chǔ)于存儲(chǔ)器的不同系統(tǒng)數(shù)據(jù),從而實(shí)現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
  • 關(guān)鍵字: 方案設(shè)計(jì)  配置  FPGA  VC  基于  

采用單片機(jī)和CPLD控制的任意波形發(fā)生器的設(shè)計(jì)

  • 在電子工程設(shè)計(jì)與測(cè)試中,常常需要一些復(fù)雜的、具有特殊要求的信號(hào),要求其波形可任意產(chǎn)生,頻率方便可調(diào)。結(jié)合 ...
  • 關(guān)鍵字: 單片機(jī)  CPLD  任意  波形發(fā)生器  

基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn)

  • 基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn),引言   現(xiàn)代集成電路芯片中,隨著設(shè)計(jì)規(guī)模的不斷擴(kuò)大.一個(gè)系統(tǒng)中往往含有數(shù)個(gè)時(shí)鐘。多時(shí)鐘帶來(lái)的一個(gè)問(wèn)題就是,如何設(shè)計(jì)異步時(shí)鐘之間的接口電路。異步FIFO(First In First Out)是解決這個(gè)問(wèn)題的一種簡(jiǎn)便、快捷的解
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  FIFO  異步  FPGA  高速  基于  

FPGA上同步開(kāi)關(guān)噪聲的分析與解決方法介紹

  • FPGA上同步開(kāi)關(guān)噪聲的分析與解決方法介紹,概述   隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來(lái)FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬(wàn)個(gè)邏輯單元和1104個(gè)輸入輸出管腳。大量的輸出管腳在同一時(shí)刻翻
  • 關(guān)鍵字: 解決  方法  介紹  分析  噪聲  同步  開(kāi)關(guān)  FPGA  

基于FPGA機(jī)載實(shí)時(shí)視頻圖形處理系統(tǒng)的設(shè)計(jì)

  • 摘要 給出了某機(jī)載實(shí)時(shí)視頻圖形處理系統(tǒng)的硬件電路設(shè)計(jì)方案,以XC5VFX70T FPGA作為核心處理器,實(shí)現(xiàn)了對(duì)DVI及PAL等多種格式視頻信號(hào)的解碼、實(shí)時(shí)處理以及輸出。系統(tǒng)電路設(shè)計(jì)簡(jiǎn)潔,具有較強(qiáng)的靈活性和擴(kuò)展性。文中介紹
  • 關(guān)鍵字: FPGA  機(jī)載  實(shí)時(shí)視頻  圖形處理系統(tǒng)    

PCI總線從設(shè)備接口的CPLD實(shí)現(xiàn)

  • 摘要 提出了一種PCI總線從設(shè)備的CPLD實(shí)現(xiàn)方法。該方法遵從PCI規(guī)范2.2版,實(shí)現(xiàn)了資源自動(dòng)配置并且支持?jǐn)?shù)據(jù)突發(fā)傳輸。試驗(yàn)證明該方法的有效性,其突發(fā)傳輸速率可達(dá)20 MBmiddot;s-1。
    關(guān)鍵詞 PCI總線;從設(shè)備接口;C
  • 關(guān)鍵字: CPLD  PCI  總線  設(shè)備    

基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用

  • 基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用,摘要:為了在高速采集時(shí)不丟失數(shù)據(jù),在數(shù)據(jù)采集系統(tǒng)和CPU之間設(shè)置一個(gè)數(shù)據(jù)暫存區(qū)。介紹雙口RAM的存儲(chǔ)原理及其在數(shù)字系統(tǒng)中的應(yīng)用。采用FPGA技術(shù)構(gòu)造雙口RAM,實(shí)現(xiàn)高速信號(hào)采集系統(tǒng)中的海量數(shù)據(jù)存儲(chǔ)和時(shí)鐘匹配。功能仿
  • 關(guān)鍵字: 實(shí)現(xiàn)  應(yīng)用  RAM  雙口  FPGA  基于  

基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計(jì)

  • 基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計(jì),實(shí)時(shí)操作系統(tǒng)RTOS(Real Time Operating System)由于具有調(diào)度的實(shí)時(shí)性、響應(yīng)時(shí)間的可確定性、系統(tǒng)高度的可靠性等特點(diǎn),被越來(lái)越多地應(yīng)用在嵌入式系統(tǒng)中,如:航空航天、工業(yè)控制、汽車電子和核電站建設(shè)等眾多領(lǐng)域。傳
  • 關(guān)鍵字: 硬件  設(shè)計(jì)  管理  任務(wù)  FPGA  C/OS-II  基于  

基于FPGA和Verilog的液晶顯示控制器設(shè)計(jì)

  • 液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點(diǎn),在移動(dòng)通信終端、便攜計(jì)算機(jī)、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動(dòng)電路的核心部件通常由集成電路
  • 關(guān)鍵字: 控制器  設(shè)計(jì)  液晶顯示  Verilog  FPGA  基于  
共7034條 259/469 |‹ « 257 258 259 260 261 262 263 264 265 266 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473