EEPW首頁(yè) >>
主題列表 >>
ai soc
ai soc 文章 最新資訊
安防廠商如何在AI時(shí)代重塑核心競(jìng)爭(zhēng)力

- 一千個(gè)安防企業(yè)有一千種生存之道,但是他們的創(chuàng)新和發(fā)展一定離不開(kāi)市場(chǎng)的熱點(diǎn)、行業(yè)的必然趨勢(shì)。正如現(xiàn)階段的安防行業(yè),人們對(duì)AI 津津樂(lè)道,安防企業(yè)也在不斷尋找AI與安防產(chǎn)品和技術(shù)更好的融合。“AI+安防”才剛剛開(kāi)始,作為安防企業(yè)應(yīng)該在這片新領(lǐng)域中重塑核心競(jìng)爭(zhēng)力呢?把握這些很關(guān)鍵! 發(fā)揮技術(shù)優(yōu)勢(shì),大刀闊斧進(jìn)行創(chuàng)新 目前的人工智能算法大都基于深度學(xué)習(xí)實(shí)現(xiàn),深度學(xué)習(xí)訓(xùn)練神經(jīng)網(wǎng)絡(luò)模型是基于海量的訓(xùn)練集,同時(shí)需要訓(xùn)練集中的數(shù)據(jù)具有多樣性和完備性。而安防行業(yè)最大的資源就是海量高清的
- 關(guān)鍵字: 安防 AI
使用可定制微控制器高效開(kāi)發(fā)系統(tǒng)級(jí)芯片(SoC)
- 可定制微控制器是特定應(yīng)用系統(tǒng)級(jí)芯片的高效開(kāi)發(fā)平臺(tái)。其設(shè)計(jì)流程能夠解決系統(tǒng)級(jí)芯片設(shè)計(jì)的大多數(shù)問(wèn)題,而且開(kāi)發(fā)成本較低、風(fēng)險(xiǎn)較小,并能提高硬件制備和軟件開(kāi)發(fā)的首次成功率。而本文所描述的架構(gòu)和設(shè)計(jì)流程由愛(ài)特梅爾的CAP 可定制微控制器系列所實(shí)現(xiàn)。
- 關(guān)鍵字: 可定制微控制器系統(tǒng)級(jí)芯片(SoC)
大數(shù)據(jù)重塑新芯片架構(gòu) AI處理器尋求突破
- 業(yè)界共同的愿景是開(kāi)發(fā)一款人工智能(AI)處理器,它可為神經(jīng)網(wǎng)絡(luò)處理訓(xùn)練與推理等任務(wù),甚至可能出現(xiàn)一些新的自我學(xué)習(xí)技術(shù);這種AI處理器還必須能透過(guò)大規(guī)模的平行化方式提供強(qiáng)大的性能,同時(shí)具有高功效且易于編程... 由亞馬遜(Amazon)、Google和Facebook等網(wǎng)絡(luò)巨擘所收集的大量數(shù)據(jù)集,正推動(dòng)處理這些巨量數(shù)據(jù)的新芯片復(fù)興。預(yù)計(jì)在六月底的年度計(jì)算機(jī)架構(gòu)大會(huì)上將亮相其中兩項(xiàng)最新成果。 史丹佛大學(xué)(StanfordUniversity)的研究人員將介紹一種可重配置處理器—&m
- 關(guān)鍵字: AI 處理器
基于FPGA的數(shù)字顯示系統(tǒng)設(shè)計(jì)
- 本文以Virtex-II系列PlatformFPGA為例,說(shuō)明采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計(jì)所具有的靈活、快速和低成本等特性。
- 關(guān)鍵字: 數(shù)字顯示系統(tǒng) SoC FPGA
一種安全可控的SoC可測(cè)性設(shè)計(jì)
- 提出了一種安全可控的可測(cè)性設(shè)計(jì)DFT(Design For Test)。DFT既能夠完成對(duì)SoC的測(cè)試,又能保障SoC自身敏感信息和關(guān)鍵技術(shù)的安全。
- 關(guān)鍵字: SoC 可測(cè)性設(shè)計(jì) 信息安全
SoundWaveIP子系統(tǒng)常見(jiàn)問(wèn)題解答
- 一個(gè)IP子系統(tǒng)將多種經(jīng)驗(yàn)證的IP模塊單元和完整的軟件解決方案整合到一個(gè)集成化設(shè)計(jì)之中,以完成一種諸如音頻、視頻及圖像這樣的系統(tǒng)級(jí)功能。
- 關(guān)鍵字: 音頻IP子系統(tǒng) SoC 軟件集成流程
基于CPLD的片內(nèi)振蕩器設(shè)計(jì)及其優(yōu)化
- 本文介紹一種通用的基于CPLD的片內(nèi)振蕩器設(shè)計(jì)方法,它基于環(huán)形振蕩器原理,只占用片上普通邏輯資源(LE),無(wú)需使用專(zhuān)用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率。
- 關(guān)鍵字: 片內(nèi)振蕩器 SoC CPLD
基于IP的智能傳感器SOC設(shè)計(jì)
- 利用SOC/IP芯片能組成完整的智能傳感器系統(tǒng)。智能傳感器傳感參數(shù)可能是多種多樣的。但從功能模塊組成來(lái)講,它主要包括數(shù)據(jù)采集模塊、補(bǔ)償與校正模塊、數(shù)據(jù)處理模塊、數(shù)據(jù)網(wǎng)絡(luò)通信模塊、人機(jī)界面和任務(wù)管理與調(diào)度模塊等功能單元。從而基于IP的智能傳感器SOC設(shè)計(jì)過(guò)程為:首先正確建立智能傳感器的通用模塊模型;然后合理劃分各摸塊功能規(guī)范,制定各模塊之間的接口協(xié)議與標(biāo)準(zhǔn);再設(shè)計(jì)出一系列通用的IP核;最后把所需的通用IP核搭建整合在一起構(gòu)成完整的智能傳感器系統(tǒng)。
- 關(guān)鍵字: 智能傳感器系統(tǒng) SoC IP核
移動(dòng)計(jì)算SoC IP組件設(shè)計(jì)
- 作為SoC在移動(dòng)通信控制的分支,移動(dòng)操作SoC和一般的SoC在設(shè)計(jì)上是相似的。作為一個(gè)系統(tǒng)的核心,SoC要完成運(yùn)行、操作或控制功能,必須有相應(yīng)的組件配合。而多數(shù)組件,尤其是外部組件在SoC內(nèi)都要有一個(gè)對(duì)應(yīng)的控制器。所以,為了實(shí)現(xiàn)應(yīng)用對(duì)象操作,SoC要設(shè)計(jì)相當(dāng)數(shù)量的組件控制器。組件控制器的設(shè)計(jì),對(duì)SoC而言就是一些IP(Intellectual Property)組件的設(shè)計(jì)。由于可編程器件PLD具有簡(jiǎn)單易學(xué)、修改方便的特點(diǎn),常常被用來(lái)作為設(shè)計(jì)IP組件的硬件支撐。
- 關(guān)鍵字: SoC 移動(dòng)計(jì)算 無(wú)線通信
硬件仿真自動(dòng)化原型驗(yàn)證平臺(tái)提高定制設(shè)計(jì)FPGA式原型板的驗(yàn)證效率
- 預(yù)制與定制FPGA式原型板加入?yún)f(xié)同仿真(co-emulatiON and co-simulation)功能,能夠提供高速、高能見(jiàn)度平臺(tái),實(shí)現(xiàn)SoC的快速、早期驗(yàn)證。
- 關(guān)鍵字: 硬件輔助驗(yàn)證 SoC 硬件仿真
電子系統(tǒng)級(jí)設(shè)計(jì)和驗(yàn)證方法學(xué)在SoC設(shè)計(jì)中的應(yīng)用
- 本文討論電子系統(tǒng)級(jí)(ESL)設(shè)計(jì)和驗(yàn)證方法學(xué)在系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)中的應(yīng)用。ESL設(shè)計(jì)是能夠讓SoC設(shè)計(jì)工程師以緊密耦合方式開(kāi)發(fā)、優(yōu)化和驗(yàn)證復(fù)雜系統(tǒng)架構(gòu)和嵌入式軟件的一套方法學(xué),它還提供下游寄存器傳輸級(jí)(RTL)實(shí)現(xiàn)的驗(yàn)證基礎(chǔ)。已有許多世界領(lǐng)先的系統(tǒng)和半導(dǎo)體公司采用ESL設(shè)計(jì)。他們利用ESL開(kāi)發(fā)具有豐富軟件的多處理器器件,這些器件為創(chuàng)新終端產(chǎn)品獲得成功提供必需的先進(jìn)功能性和高性能。
- 關(guān)鍵字: 架構(gòu)師視圖 時(shí)序捕獲 SoC
低功耗制造性測(cè)試的設(shè)計(jì)-第二部分
- 假設(shè)設(shè)計(jì)的某個(gè)時(shí)鐘驅(qū)動(dòng)了大量觸發(fā)器,以至它們的峰值開(kāi)關(guān)動(dòng)作超過(guò)設(shè)計(jì)的總體功率預(yù)算。我們不希望測(cè)試邏輯去改變?nèi)魏螘r(shí)鐘,相反我們將設(shè)計(jì)分割成N個(gè)模塊,各模塊具有自己的掃描啟動(dòng)引腳,并且包含自己的掃描壓縮邏輯和掃描鏈。(如圖2所示)模塊的數(shù)量和組成需要仔細(xì)選取,以便任何單個(gè)模塊(包括具有大部分觸發(fā)器的模塊)的觸發(fā)器開(kāi)關(guān)速率不超過(guò)總功率預(yù)算。從這方面講,可以認(rèn)為分割將功率預(yù)算硬連(hardwire)進(jìn)了設(shè)計(jì)。
- 關(guān)鍵字: ATPG 數(shù)字電路設(shè)計(jì) SoC DFT
ai soc介紹
您好,目前還沒(méi)有人創(chuàng)建詞條ai soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)ai soc的理解,并與今后在此搜索ai soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)ai soc的理解,并與今后在此搜索ai soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
