首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

FPGA核心知識(shí)詳解(3):那些讓FPGA初學(xué)者糾結(jié)的仿真

  • 對(duì)于FPGA初學(xué)者而言,如何正確了解并理解FPGA的仿真是關(guān)鍵。應(yīng)廣大FPGA初學(xué)者和愛好者要求,電子發(fā)燒友網(wǎng)編輯根 ...
  • 關(guān)鍵字: FPGA  核心知識(shí)  仿真  

基于FPGA協(xié)處理器的算法加速的實(shí)現(xiàn)

  • 當(dāng)今的設(shè)計(jì)工程師受到面積、功率和成本的約束,不能采用GHz級(jí)的計(jì)算機(jī)實(shí)現(xiàn)嵌入式設(shè)計(jì)。在嵌入式系統(tǒng)中,通常是由相對(duì)數(shù)量較少的算法決定最大的運(yùn)算需求。使用設(shè)計(jì)自動(dòng)化工具可以將這些算法快速轉(zhuǎn)換到硬件協(xié)處理器中。
  • 關(guān)鍵字: FPGA  協(xié)處理器  算法    

淺析FPGA設(shè)計(jì)流程及布線資源

  • 1、電路設(shè)計(jì)與輸入  電路設(shè)計(jì)與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的 ...
  • 關(guān)鍵字: FPGA  設(shè)計(jì)流程  布線資源  

FPGA硬件電路的調(diào)試必備原則和技巧

  • 在調(diào)試FPGA電路時(shí)要遵循必須的原則和技巧,才能降低調(diào)試時(shí)間,防止誤操作損壞電路。通常情況下,參考以下步驟執(zhí)行 ...
  • 關(guān)鍵字: FPGA  硬件電路  調(diào)試必備  

基于FPGA的自動(dòng)門控制設(shè)計(jì)

  • 引 言門和人類文明是孿生的,它伴隨著人類文明的發(fā)展而躍動(dòng)。21 世紀(jì)的今天,門更加突出了安全理念,強(qiáng)調(diào)了有效性:有效地防范、通行、疏散,同時(shí)還突出了建筑藝術(shù)的理念,強(qiáng)調(diào)門與建筑以及周圍環(huán)境整體的協(xié)調(diào)、和諧
  • 關(guān)鍵字: FPGA  自動(dòng)門  控制設(shè)計(jì)    

基于FPGA的ARM圖像縮放器的實(shí)現(xiàn)

  • ARM是目前全球最大的嵌入式芯片技術(shù)的IP提供商,其所擁有的IP已經(jīng)成為眾多芯片設(shè)計(jì)公司采納的一種技術(shù)標(biāo)準(zhǔn)和開發(fā)平臺(tái)。所以基于ARM 內(nèi)核的SoC已經(jīng)成為嵌入式處理器的開發(fā)重點(diǎn),可通過ARM實(shí)現(xiàn)LCD控制器來完成對(duì)嵌入式
  • 關(guān)鍵字: FPGA  ARM  圖像    

FPGA平臺(tái)的VGA圖像顯示的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:根據(jù)VGA(Video Graphic Array)的原理,采用VHDL硬件描述語言,設(shè)計(jì)了一種基于Zedboard FPGA板卡的圖像顯示方案。實(shí)驗(yàn)結(jié)果表明,在FPGA實(shí)現(xiàn)圖片顯示,達(dá)到了預(yù)期的效果,依據(jù)該原理,可以實(shí)現(xiàn)圖像的采集及在VGA顯示屏上顯示的實(shí)現(xiàn)。
  • 關(guān)鍵字: VGA  FPGA  圖片顯示  201304  

基于PI控制的全數(shù)字鎖相環(huán)設(shè)計(jì)

  • 針對(duì)以往全數(shù)字鎖相環(huán)研究中所存在電路結(jié)構(gòu)復(fù)雜、設(shè)計(jì)難度較大和系統(tǒng)性能欠佳等問題,提出了一種實(shí)現(xiàn)全數(shù)字鎖相環(huán)的新方法。該鎖相環(huán)以數(shù)字比例積分控制的設(shè)計(jì)結(jié)構(gòu)取代了傳統(tǒng)的一些數(shù)字環(huán)路濾波控制方法。應(yīng)用EDA技術(shù)完成系統(tǒng)設(shè)計(jì),并進(jìn)行計(jì)算機(jī)仿真。仿真結(jié)果表明:在一定的頻率范圍內(nèi),該鎖相環(huán)鎖定時(shí)間最長小于15個(gè)輸入信號(hào)周期,相位抖動(dòng)小于輸出信號(hào)周期的5%,且具有電路結(jié)構(gòu)簡單、環(huán)路性能好和易于集成的特點(diǎn)。
  • 關(guān)鍵字: 比列積分控制  全數(shù)字鎖相環(huán)  超高速集成電路硬件描述語言  現(xiàn)場(chǎng)可編程門陣列  

基于FPGA的頻率特性測(cè)試儀的設(shè)計(jì)

  • 為設(shè)計(jì)一款便攜式頻率特性測(cè)試儀,該系統(tǒng)以大規(guī)??煽r程邏輯器件為實(shí)現(xiàn)載體,采用了基于FPGA體系結(jié)構(gòu)的集成化設(shè)計(jì)方案,以VHDL為設(shè)計(jì)語言,設(shè)計(jì)了包含掃頻信號(hào)源、測(cè)幅、測(cè)相及顯示等電路,系統(tǒng)經(jīng)峰值檢測(cè)和相位檢測(cè)分別完成了被測(cè)網(wǎng)絡(luò)的幅頻和相頻特性測(cè)量及曲線顯示,經(jīng)調(diào)試功能上能滿足大部分系統(tǒng)要求,對(duì)RC串并聯(lián)電路進(jìn)行測(cè)量誤差為0.4%;該系統(tǒng)具有探作簡單、成本低廉、性能穩(wěn)定等特點(diǎn),具有較強(qiáng)的實(shí)用價(jià)值與發(fā)展前景。
  • 關(guān)鍵字: 頻率特性  現(xiàn)場(chǎng)可編程門陣列  直接數(shù)字頻率合成DDS  正弦信號(hào)  

基于FPGA的IRIG-B標(biāo)準(zhǔn)DC code編碼器VHDL設(shè)計(jì)

  • 為了實(shí)現(xiàn)靶場(chǎng)時(shí)統(tǒng)終端輸出IRIG-B標(biāo)準(zhǔn)DC code信號(hào),采用VHDL語言在FPGA邏輯電路中設(shè)計(jì)了DC code編碼器硬件電路,通過QuartusⅡ軟件建立工程文件對(duì)VHDL語言DC code編碼器電路進(jìn)行編譯和仿真,獲得了符合IRIG-B標(biāo)準(zhǔn)的DC code信號(hào)。經(jīng)過實(shí)踐驗(yàn)證,該電路具有實(shí)現(xiàn)方法簡單、電路穩(wěn)定性好、精度高的特點(diǎn),實(shí)測(cè)同步精度小于1μs。
  • 關(guān)鍵字: IRIG-B  FPGA  code  VHDL    

一種基于FPGA的DDR SDRAM控制器的設(shè)計(jì)

  • 摘要 對(duì)DDR SDRAM的基本工作特性以及時(shí)序進(jìn)行了分析與研究,基于FPGA提出了一種通用的DDRSDRAM控制器設(shè)計(jì)方案。在Modelaim上通過了軟件功能仿真,并在FPGA芯片上完成了硬件驗(yàn)證。結(jié)果表明,該控制器能夠較好地完成DD
  • 關(guān)鍵字: 控制器  設(shè)計(jì)  SDRAM  DDR  FPGA  基于  

基于FPGA的面陣CCD成像系統(tǒng)設(shè)計(jì)

  • 采用SONY行間轉(zhuǎn)移型面陣CCD ICX415AL作為圖像傳感器,設(shè)計(jì)了一款新型CCD成像系統(tǒng)。以Altera公司的FPGA芯片EP1C12F256作為時(shí)序發(fā)生器產(chǎn)生CCD驅(qū)動(dòng)信號(hào)。采用相關(guān)雙采樣技術(shù)濾除了視頻信號(hào)中的相關(guān)噪聲,提高信噪比。在QuartusⅡ9.1開發(fā)環(huán)境下采用VHDL編程,并利用Modelsim SE 6.5仿真軟件進(jìn)行訪真測(cè)試。實(shí)驗(yàn)結(jié)果表明,所設(shè)計(jì)的時(shí)序滿足ICX415AL的時(shí)序要求,在29.5 MHz的時(shí)鐘驅(qū)動(dòng)下,每秒輸出50幀圖片,能滿足高速跟蹤要求。
  • 關(guān)鍵字: FPGA  CCD  面陣  成像    

基于FPGA與有限狀態(tài)機(jī)的高精度測(cè)角系統(tǒng)的設(shè)計(jì)與實(shí)

  • 激光跟蹤測(cè)量系統(tǒng)(Laser Tracker System)是工業(yè)測(cè)量系統(tǒng)中常用的一種高精度的測(cè)量儀器,是近十年發(fā)展起來的新型大尺寸空間測(cè)量儀器,不僅對(duì)靜止目標(biāo)可以測(cè)量,而且對(duì)運(yùn)動(dòng)目標(biāo)也可以進(jìn)行跟蹤測(cè)量。它集合了激光測(cè)距技
  • 關(guān)鍵字: FPGA  有限狀態(tài)機(jī)  高精度  測(cè)角系統(tǒng)    

基于FPGA的室內(nèi)智能吸塵平臺(tái)設(shè)計(jì)

  • 智能環(huán)境清潔器由于可代替人進(jìn)行環(huán)境清潔工作,已日漸成為人們研究的焦點(diǎn)。雖然它們實(shí)現(xiàn)了智能,但大多結(jié)構(gòu)復(fù)雜、集成度高,不利于開發(fā)者拓展其功能。在研究并總結(jié)市場(chǎng)上相對(duì)成熟產(chǎn)品的基礎(chǔ)上,本文基于可編程性強(qiáng)的
  • 關(guān)鍵字: FPGA  平臺(tái)設(shè)計(jì)    

基于FPGA和ARM9的片上網(wǎng)絡(luò)系統(tǒng)硬件平臺(tái)

  • IC制造技術(shù)的發(fā)展推動(dòng)著芯片向更高集成度方向前進(jìn),從而能夠?qū)⒄麄€(gè)系統(tǒng)設(shè)計(jì)到單個(gè)芯片中構(gòu)成片上系統(tǒng)SoC(System on Chip)。SoC采用全局同步型共享總線通信結(jié)構(gòu)。這類系統(tǒng)由于掛在總線上的設(shè)備在通信時(shí)對(duì)總線的獨(dú)占性
  • 關(guān)鍵字: FPGA  ARM9  片上網(wǎng)絡(luò)  系統(tǒng)    
共6407條 187/428 |‹ « 185 186 187 188 189 190 191 192 193 194 » ›|

現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473