新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 臺積電28納米SRAM良率突破

臺積電28納米SRAM良率突破

作者: 時間:2009-08-26 來源:SEMI 收藏

  24日宣布率業(yè)界之先,不但達(dá)成64Mb 試產(chǎn)良率,而且分別在高效能高介電層/金屬閘(簡稱28HP)、低耗電高介電層/金屬閘(簡稱28HPL)與低耗電氮氧化硅(簡稱28LP)等全系列工藝驗證均完成相同的良率。

本文引用地址:http://2s4d.com/article/97486.htm

  研究發(fā)展副總經(jīng)理孫元成博士表示:“所有三種28納米系列工藝皆已由64Mb 芯片完成良率驗證,是一項傲人的成就。更值得一提的是,此項成果亦展現(xiàn)我們兩項高介電層/金屬閘(High-k Metal Gate)工藝采用gate-last方法而獲得的制造效益。”

  先進(jìn)技術(shù)事業(yè)資深副總經(jīng)理劉德音博士表示:“這項突破突顯出臺積電28納米工藝的能力與價值。我們不僅有能力延伸傳統(tǒng)慣用的氮氧化硅(Silicon Oxynitride)材料至28納米世代,也能夠同時推出28納米的高介電層/金屬閘(High-k Metal Gate)材料的工藝。”

  臺積電28納米工藝的開發(fā)與導(dǎo)入量產(chǎn)計劃,完全符合2008年九月所宣布的技術(shù)藍(lán)圖在進(jìn)行。28LP工藝預(yù)計于2010年第一季底進(jìn)行試產(chǎn),接著28HP工藝于第二季底試產(chǎn),28HPL則于第三季試產(chǎn)。

  28LP工藝具備可快速上市以及低成本的特性,特別適用于手機(jī)與各式行動應(yīng)用。28HP工藝則適用于中央處理器(CPU)、繪圖處理器(GPU)、芯片組(Chipset)與可程式化閘陣列(FPGA)、網(wǎng)絡(luò)、游戲主機(jī)與行動計算等高效能導(dǎo)向之應(yīng)用。至于28HPL工藝則強(qiáng)調(diào)低耗電、低漏電與中高效能的特性,可用以支援諸如手機(jī)、智能上網(wǎng)本(smart netbook)、無線通訊與可攜式消費性電子等低漏電導(dǎo)向之應(yīng)用。

  臺積電28納米工藝均擁有完備的設(shè)計架構(gòu),奠基于臺積電的開放創(chuàng)新平臺(Open Innovation Platform),延伸出多強(qiáng)而有力的技術(shù)生產(chǎn)各式不同的產(chǎn)品。



關(guān)鍵詞: 臺積電 28納米 SRAM

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉