推動“可編程技術勢在必行”之趨勢
—— 賽靈思目標設計平臺:推動“可編程技術勢在必行”之趨勢
對于那些希望在當今極度不穩(wěn)定的全球經濟環(huán)境中成功競爭和生存的全球性系統(tǒng)廠商來說,賽靈思FPGA已經成為從戰(zhàn)略上來說非常關鍵的因素。對于賽靈思公司以及我們的客戶來說,曾經的可編程革命已經演化成“可編程必技術勢在必行”(programmable imperative)的現(xiàn)實。
可編程必技術勢在必行
從客戶的角度來看,可編程技術勢在必行是企業(yè)少花錢多辦事、盡可能減少風險以及為了生存而保證產品差異化的需要。 本質上就是追求同時滿足互相沖突的要求。這些看起來互相沖突的要求源于不斷演化的產品要求,如成本、功耗、性能和密度,以及不斷加劇的商業(yè)挑戰(zhàn),如市場窗口不斷縮小、易變的市場需求、有限的工程預算、不斷攀升的ASIC和ASSP沉沒工程成本、越來越高的復雜性以及不斷增加的風險。
對賽靈思來說,要滿足對可編程技術勢在必行的需求需要從兩方面做工作。 首先是通過可編程硬件的不斷創(chuàng)新,在每個工藝結點在FPGA關鍵性能指標的每個方面(價格、功率、性能、密度、功能以及可編程能力)都提供業(yè)界領先的價值。 第二點就是要為客戶提供更簡單、更智能并且戰(zhàn)略上更可行的設計平臺,幫助他們在眾多行業(yè)中創(chuàng)建世界一流的基于FPGA的解決方案。這也就是賽靈思所稱的目標設計平臺(targeted design platforms)。
賽靈思目標設計平臺提供了靈活性、可用性以及開發(fā)速度的完美組合。 簡要看一下目標設計平臺的三層結構就可以清晰地看到賽靈思是如何做到這一點的(參考圖1)。
圖 1: 目標設計平臺(Targeted Design Platform)
賽靈思目標設計平臺支持客戶用更少的時間完成應用基礎部分,從而可以將更多的時間用于提供設計所獨有的價值。
基礎平臺
基礎平臺是為賽靈思所有新硬件產品提供支撐的基礎,同時也是所有賽靈思目標設計平臺的基礎。 因此,也是開發(fā)和運行客戶軟件應用和硬件設計的最基礎的平臺。
基礎平臺包括一組完好集成的、充分測試和認證的組件,可幫助客戶立即開始設計。
這些基本組件包括:
? FPGA 硬件
? ISE Design Suite設計環(huán)境
? 第三方綜合、仿真和信號綜合工具
? 通用的參考設計,如存儲器接口和配置設計
? 用于運行參考設計的開發(fā)板
? 眾多應用廣泛的IP,如GigE、Ethernet、存儲器控制器以及PCIe
特定領域平臺
目標設計平臺的下一層是領域專用平臺。 領域專用平臺通常在基礎平臺發(fā)布后三到六個月發(fā)布。每個領域專用平臺瞄準賽靈思FPGA三大用戶群體中的一個群體:嵌入式處理開發(fā)人員,數(shù)字信號處理(DSP)開發(fā)人員,或邏輯/連接功能開發(fā)人員。 這也是目標設計平臺的真正威力開始顯現(xiàn)的地方。
領域專用平臺對基礎平臺進行的提升,通常集成了一組可預測的、可靠且智能的專用技術,包括:
? 更高級設計方法學和工具
? 領域專用的嵌入式、DSP和連接功能IP
? 領域專用的開發(fā)硬件和子卡
? 針對嵌入式處理、連接功能和DSP而優(yōu)化的參考設計
? 操作系統(tǒng)(嵌入式處理所需的)和軟件
這些平臺中的每個組件和單元都經過了測試和認證,并且由賽靈思和合作伙伴提供支持。 利用合適的領域專用平臺開始設計能夠節(jié)約數(shù)周甚至數(shù)月的開發(fā)時間。
推薦閱讀:
賽靈思推出Virtex-6 FPGA系列滿足高帶寬和低功耗需求
賽靈思推出Spartan-6 FPGA系列
賽靈思開啟目標設計平臺時代
編輯解讀:
FPGA是金融海嘯的一棵救命草
評論