新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速數(shù)字隔離型串行ADC及其工程應(yīng)用

高速數(shù)字隔離型串行ADC及其工程應(yīng)用

作者:蔚泉清 白士賢 陳增祿 時(shí)間:2008-08-20 來(lái)源:中電網(wǎng) 收藏

  1.引言 

  目前,在很多領(lǐng)域有著越來(lái)越廣泛地應(yīng)用。對(duì)的研究具有十分重要的意義和廣闊的工程應(yīng)用前景。常見(jiàn)逆變技術(shù)的控制方法大致分為開(kāi)環(huán)控制的載波調(diào)制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測(cè)環(huán)節(jié)需要與高壓主電路相互,避免高壓側(cè)電磁噪聲對(duì)控制電路的竄擾。高性能的跟蹤型對(duì)反饋量的實(shí)時(shí)性要求很高,因此要求反饋環(huán)節(jié)具有高速傳輸模擬信號(hào)的能力。

本文引用地址:http://2s4d.com/article/87177.htm

  目前,最常用的技術(shù)可以分為線性隔離和數(shù)字隔離。線性隔離器存在溫度漂移、線性度差,魯棒性弱的問(wèn)題,很難滿(mǎn)足寬頻帶高精度的隔離傳輸要求。在現(xiàn)代跟蹤控制用逆變器領(lǐng)域中大多采用數(shù)字化控制,如果在高壓側(cè)將模擬量變成數(shù)字量,再通過(guò)高速隔離芯片傳輸數(shù)字量,則既避免了模擬量隔離傳輸所存在的問(wèn)題,又滿(mǎn)足數(shù)字化控制的要求。因此,本文研究設(shè)計(jì)了一種基于高速隔離芯片的高速串行隔離型。該數(shù)字隔離型頻帶寬,延時(shí)小,穩(wěn)定性高并且電路結(jié)構(gòu)簡(jiǎn)單。利用作為控制器,很好地實(shí)現(xiàn)了模數(shù)轉(zhuǎn)換和隔離傳輸。

  2.隔離模塊基本工作原理

  2.1 工程背景介紹

  如圖(1)所示為基于RC檢測(cè)的跟蹤控制原理框圖。通過(guò)高速隔離芯片控制高速串行,將電容電壓實(shí)時(shí)地轉(zhuǎn)換成數(shù)字量,通過(guò)隔離芯片把數(shù)字量讀回到FPAG。通過(guò)這個(gè)高速隔離型ADC,即圖(1)中虛線框中的部分,實(shí)時(shí)采樣跟蹤電壓波形,根據(jù)特定的跟蹤控制算法產(chǎn)生相應(yīng)的控制信號(hào)驅(qū)動(dòng)半橋主電路。假設(shè)逆變單元的開(kāi)關(guān)頻率為10KHz,最小占空比為10%,按照香農(nóng)定理ADC采樣頻率至少為200KHz,在工程應(yīng)用中一般留有7~10倍余量,所以高速ADC的采樣頻率應(yīng)該在1MHz左右。MAX1072為10位單極型串行ADC,可以實(shí)現(xiàn)1.8MHz采樣頻率??梢?jiàn)MAX1072在采樣頻率和輸出精度方面均滿(mǎn)足跟蹤控制的要求。同時(shí),采用串行ADC控制引腳少,占用控制器I/O端口少,所需隔離芯片少,電路結(jié)構(gòu)簡(jiǎn)單可靠性高。隔離芯片采用ISO721D,其傳輸帶寬可達(dá)150MHz。

  2.2 高速數(shù)字隔離型ADC實(shí)現(xiàn)原理

  本論文主要研究高速隔離型ADC的實(shí)現(xiàn)方案,即圖(1)中虛線框內(nèi)的部分。此部分原理示意圖如圖(2)所示。圖中由產(chǎn)生兩路輸出信號(hào)分別為Clk1和Sta1。Clk1經(jīng)過(guò)隔離芯片輸出信號(hào)Clk作為串行ADCMax1072的時(shí)鐘信號(hào)其頻率為24MHz。Sta1經(jīng)過(guò)隔離芯片輸出信號(hào)Sta作為ADC的啟動(dòng)控制信號(hào)其頻率為1.5MHz。ADC的轉(zhuǎn)換結(jié)果為Data信號(hào),經(jīng)隔離芯片輸出Data1信號(hào)送回FPGA。

  各信號(hào)相位關(guān)系如圖(3)所示。其中,信號(hào)A,B,C,Dclk依次為Clk,Sta,Data和FPGA內(nèi)部移位寄存器的時(shí)鐘信號(hào),實(shí)現(xiàn)將每一位串行數(shù)據(jù)進(jìn)行存儲(chǔ)。信號(hào)B的下降沿啟動(dòng)ADC進(jìn)行轉(zhuǎn)換,t0~t1時(shí)間段內(nèi)為ADC轉(zhuǎn)換時(shí)間,第四個(gè)Clk上升沿輸出數(shù)字量的最高位,經(jīng)4nS后穩(wěn)定。依次在每個(gè)時(shí)鐘信號(hào)Clk的上升沿產(chǎn)生數(shù)字量的下一位,在每個(gè)Dclk的上升沿將串行數(shù)據(jù)鎖存在移位寄存器中。在LSB之后還有兩位無(wú)效位分別為S1和S0。啟動(dòng)信號(hào)延時(shí)3個(gè)Clk,再進(jìn)行下一次啟動(dòng)。

  圖(4)為利用FPGA實(shí)現(xiàn)的控制隔離型ADC的軟核原理描述圖。FPGA產(chǎn)生一路頻率為24MHz的Clk,信號(hào)經(jīng)過(guò)隔離芯片即為圖(3)中的信號(hào)A,此信號(hào)直接輸出作為Max1072的時(shí)鐘信號(hào)。Clk1同時(shí)也作為啟動(dòng)信號(hào)的時(shí)鐘信號(hào)。利用一個(gè)16進(jìn)制計(jì)數(shù)器對(duì)Clk1進(jìn)行計(jì)數(shù)產(chǎn)生信號(hào)Sta1經(jīng)過(guò)隔離芯片即為圖(3)中的信號(hào)B。Sta1高電平維持3個(gè)Clk1低電平維持13個(gè)Clk1。所以Sta1的工作頻率為1.5MHz,占空比為12.5%。由Sta1信號(hào)的下降沿啟動(dòng)另外一個(gè)13進(jìn)制計(jì)數(shù)器計(jì)數(shù),產(chǎn)生信號(hào)經(jīng)隔離芯片即為如圖(3)中所示的信號(hào)Dclk。此信號(hào)作為移位寄存器的時(shí)鐘信號(hào),將10位串行數(shù)據(jù)依次移入寄存器。最后一個(gè)時(shí)鐘信號(hào)啟動(dòng)鎖存器將串行數(shù)據(jù)轉(zhuǎn)換成為并行數(shù)據(jù)鎖存在輸出端供FPAG內(nèi)部進(jìn)行跟蹤控制算法使用。

  3.實(shí)驗(yàn)結(jié)果

  如圖(5)所示,為FPGA控制Max1072的時(shí)序?qū)嶒?yàn)波形圖參考基準(zhǔn)電壓為2.5V。圖中信號(hào)Sta,Clk,Dclk分別對(duì)應(yīng)圖(3)中信號(hào)A,B,D。從實(shí)驗(yàn)結(jié)果可見(jiàn)Max1072的時(shí)鐘頻率為24MHz,啟動(dòng)轉(zhuǎn)換信號(hào)頻率為1.5MHz,與ADC時(shí)序要求完全吻合。

  圖(6)為隔離前后兩路信號(hào)的比較情況。波形S為輸入模擬信號(hào),頻率為10KHz。為調(diào)試方便外接了刷新頻率為1MHz的雙極型DAC。經(jīng)ADC隔離采樣再通過(guò)DAC將數(shù)字量轉(zhuǎn)換成為模擬量即圖(6)中波形P??梢?jiàn)數(shù)字隔離型ADC工作正常,初步驗(yàn)證了該方案的可行性。

  圖(7)為加入隔離模塊后的跟蹤控制原理性實(shí)驗(yàn)的跟蹤波形。高壓側(cè)電磁干擾對(duì)控制電路的影響有很大程度地減弱。這為實(shí)現(xiàn)高性能的逆變單元提供了可能性。

  4.結(jié)論與展望

  通過(guò)實(shí)驗(yàn)驗(yàn)證了本文設(shè)計(jì)的基于高速串行模數(shù)轉(zhuǎn)換器Max1072和高速隔離芯片ISO721D的數(shù)字化隔離方案的可行性。利用FPGA作為控制器初步驗(yàn)證了隔離模塊控制時(shí)序的正確性,為跟蹤型逆變單元的檢測(cè)環(huán)節(jié)提供了隔離方案,有效的抑制了高壓側(cè)對(duì)控制電路的噪聲竄擾。但是,由于所選DAC的性能偏低,因此沒(méi)有進(jìn)行更高頻率信號(hào)的測(cè)試。這將在以后的工作中進(jìn)一步驗(yàn)證和完善。

隔離器相關(guān)文章:隔離器原理


關(guān)鍵詞: 逆變器 隔離 FPGA SPWM ADC

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉