新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 采用LM201xx PowerWise?同步降壓穩(wěn)壓器對FPGA供電

采用LM201xx PowerWise?同步降壓穩(wěn)壓器對FPGA供電

作者: 時(shí)間:2012-10-29 來源:網(wǎng)絡(luò) 收藏
   同步降壓是特性豐富的產(chǎn) 品,能提供高達(dá)5A的連續(xù)輸出電流。該系列器件在輸入電 壓為2.95V至5.5V的范圍內(nèi)工作,能將輸出電壓轉(zhuǎn)化到低達(dá) 0.8V。集成的低源漏導(dǎo)通電阻(RDSON)的FET能為 所需的多電源軌提供非常有效的電源解決方案。所有器件都 以電流模式控制,提供卓越的線路穩(wěn)壓和負(fù)載瞬態(tài)響應(yīng),并 且僅需要兩個(gè)外置補(bǔ)償元件。它們的特性包括精密使能、軟 啟動(dòng)、跟蹤、欠壓閉鎖(UVLO)、過壓保護(hù)(OVP)、過 溫保護(hù)和好電源信號(PGOOD)。可用一個(gè)電容和軟啟動(dòng) 引腳來控制啟動(dòng)浪涌電流,或采用一個(gè)外置電壓源來跟蹤或 調(diào)節(jié)多個(gè)電源的時(shí)序。所有器件無需放電便可進(jìn)入預(yù)置的 輸出狀態(tài),而且器件都具有二極管仿真模式,能在輕載時(shí) 獲得更高效率。系列中的器件由輸出電流能力(3A,4A和 5A),工作頻率(500 kHz,1 MHz和1.5 MHz)和同步模 式(自由運(yùn)行、同步輸入、同步輸出和外置電阻調(diào)節(jié))來區(qū) 分。根據(jù)設(shè)計(jì)的電源需求,能將器件進(jìn)行適當(dāng)組合以 產(chǎn)生一種小型高效和完整的解決方案。

  電源要求

  當(dāng)前在市場上有幾種高性能FPGA,例如Xilinx的Virtex 和Spartan系列,和 Altera的 Cyclone 和Stratix系列。這些器 件都要求多個(gè)電源軌,包括FPGA內(nèi)核、I/O、以及為時(shí)鐘、 PLL、收發(fā)器和其它電路供電的附加電源軌。目前FPGA的 內(nèi)核電壓可低至0.9V,對這種電源軌的電流要求在極大程度 上取決于FPGA的應(yīng)用。FPGA制造商提供了電源估算軟件, 幫助用戶根據(jù)設(shè)計(jì)的性能要求來確定其電源需求。I/O電源軌 也有苛刻的電源要求,其取決于FPGA設(shè)計(jì)中采用的I/O寄存 器的數(shù)目。大多數(shù)最新的FPGA都有內(nèi)置的POR電路,可以 省略對電源軌時(shí)序的要求。選擇FPGA時(shí),為特定的上電時(shí) 序確定輸入浪涌電流,而其他則需要對軌電壓排序以避免啟 動(dòng)問題或閉鎖故障。FPGA電源軌要求的啟動(dòng)時(shí)間在最快為 100-200 us,最慢為50-100 ms的范圍內(nèi)變化。


關(guān)鍵詞: LM201xx PowerWise? 穩(wěn)壓器 FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉