新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > L-DACS1 中多速率卷積編碼器的設(shè)計與FPGA 實現(xiàn)

L-DACS1 中多速率卷積編碼器的設(shè)計與FPGA 實現(xiàn)

作者: 時間:2014-01-07 來源:網(wǎng)絡(luò) 收藏
, Georgia, verdana, serif; ">

本文引用地址:http://2s4d.com/article/227094.htm
L-DACS1 中多速率卷積編碼器的設(shè)計與FPGA 實現(xiàn)

圖6 中,con_en 表示輸入使能信號,con_in 表示編碼之前的數(shù)據(jù),data_out表示3/4碼率編碼之后的數(shù)據(jù),rdy_34 表示輸出數(shù)據(jù)有效的信號,輸入時鐘頻率為75 MHz,采樣時鐘頻率為150 MHz.

通過對比圖5的仿真結(jié)果和圖6的在線測試結(jié)果,可以驗證在高速的時鐘下設(shè)計的正確性.

4 結(jié)語本文主要闡述了 中多速率卷積的工作原理,利用設(shè)計實現(xiàn)了可以在高速多碼率條件下正常工作的多速率卷積.同時用VerilogHDL 硬件描述語言對此設(shè)計進行了仿真驗證,最后使用75 MHz的主時鐘頻率,在Xilinx公司的Virtex-5系列的XC5VLX110-F1153 型號的芯片下完成了硬件的調(diào)試.仿真及在線測試,結(jié)果表明達到了預(yù)期的設(shè)計要求,并用于實際項目中.


上一頁 1 2 下一頁

關(guān)鍵詞: L-DACS1 編碼器 FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉