新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > SiC 市場(chǎng)的下一個(gè)爆點(diǎn):共源共柵(cascode)結(jié)構(gòu)詳解

SiC 市場(chǎng)的下一個(gè)爆點(diǎn):共源共柵(cascode)結(jié)構(gòu)詳解

作者:Jonathan Dodge, P.E. 時(shí)間:2025-03-26 來(lái)源:安森美 收藏

安森美 (onsemi) (碳化硅共源共柵場(chǎng)效應(yīng)晶體管)在硬開(kāi)關(guān)和軟開(kāi)關(guān)應(yīng)用中有諸多優(yōu)勢(shì), J 應(yīng)用指南講解了共源共柵()結(jié)構(gòu)、關(guān)鍵參數(shù)、獨(dú)特功能和設(shè)計(jì)支持。本文為第一篇,將重點(diǎn)介紹Cascode結(jié)構(gòu)。

本文引用地址:http://2s4d.com/article/202503/468634.htm

Cascode簡(jiǎn)介

碳化硅結(jié)型場(chǎng)效應(yīng)晶體管( J)相比其他競(jìng)爭(zhēng)技術(shù)具有一些顯著的優(yōu)勢(shì),特別是在給定芯片面積下的低導(dǎo)通電阻(稱為RDS.A)。為了實(shí)現(xiàn)最低的RDS.A,需要權(quán)衡的一點(diǎn)是其常開(kāi)特性,這意味著如果沒(méi)有柵源電壓,或者JFET的柵極處于懸空狀態(tài),那么JFET將完全導(dǎo)通。

然而,開(kāi)關(guān)模式在應(yīng)用中通常需要常關(guān)狀態(tài)。因此,將 JFET與低電壓硅MOSFET以cascode 配置結(jié)合在一起,構(gòu)造出一個(gè)常關(guān)開(kāi)關(guān)模式“FET”,這種結(jié)構(gòu)保留了大部分SiC JFET的優(yōu)點(diǎn)。

Cascode結(jié)構(gòu)

共源共柵(Cascode)結(jié)構(gòu)是通過(guò)將一個(gè)SiC JFET與一個(gè)低壓、常關(guān)的硅(Si)MOSFET串聯(lián)而成,其中JFET的柵極連接到MOSFET的源極。MOSFET的漏源電壓是JFET柵源電壓的反相,從而使cascode 結(jié)構(gòu)具有常見(jiàn)的常關(guān)特性。該結(jié)構(gòu)可在額定漏源電壓范圍內(nèi)阻斷電流,但如同任何MOSFET(無(wú)論是硅基還是碳化硅基器件)一樣,其反向電流始終可以流通。

image.png

圖 1 Cascode配置

當(dāng)內(nèi)部MOSFET導(dǎo)通或有反向電流流過(guò)時(shí),不論cascode的柵極電壓如何,JFET的柵極-源極電壓幾乎為零,JFET處于導(dǎo)通狀態(tài)。當(dāng)MOSFET關(guān)斷且cascode兩端存在正的VDS(漏源電壓)時(shí),MOSFET的VDS會(huì)增加,與此同時(shí)JFET的柵源電壓會(huì)降低至低于JFET的閾值電壓,從而關(guān)斷 JFET。請(qǐng)參見(jiàn)圖1。

image.png

圖 2 分立cascode結(jié)構(gòu)

分立cascode 結(jié)構(gòu)采用并排芯片,如圖 2(a)所示,或堆疊芯片,如圖 2(b)所示。在這兩種情況下,SiC JFET 通常都是銀燒結(jié)在封裝引線框架上。

在并排配置中,MOSFET 安裝在一個(gè)金屬鍍層的陶瓷隔離器上,有兩組源極連接線:一組連接 JFET 源極和 MOSFET 漏極(金屬鍍層陶瓷的頂面),另一組連接 MOSFET 源極和源極引腳。在堆疊芯片配置中,JFET 源極和 MOSFET 漏極之間的連接線被取消,從而減少了雜散電感。并采用直徑較小的連接線連接 JFET 和 MOSFET 柵極。

該MOSFET專為cascode結(jié)構(gòu)設(shè)計(jì),其有源區(qū)雪崩電壓設(shè)定約為25V。MOSFET基于30V 硅工藝制造,具有低導(dǎo)通電阻RDS(on),通常僅為JFET的10%,并且具有低反向恢復(fù)電荷QRR等特性。JFET用于阻斷高電壓。大部分的開(kāi)關(guān)和導(dǎo)通損耗都集中在JFET上。

image.png

圖 3 Cascode正向和反向電流操作

Cascode的導(dǎo)通電阻RDS(on)包括 SiC JFET 和低壓Si MOSFET 的導(dǎo)通電阻。cascode柵極關(guān)斷時(shí),反向電流流經(jīng) MOSFET 體二極管,從而自動(dòng)導(dǎo)通 JFET,如圖 3(b)所示的非同步反向電流情況。

在這種情況下,源極-漏極電壓為 MOSFET 體二極管壓降加上 JFET 導(dǎo)通電阻的壓降。由于cascode內(nèi)的 MOSFET 由硅制成,因此柵極關(guān)斷時(shí)的源極-漏極電壓不到同類 SiC MOSFET 的一半。當(dāng)柵極導(dǎo)通時(shí),cascode結(jié)構(gòu)在正向和反向電流下具有相同的導(dǎo)通損耗。

Cascode的柵極電壓范圍非常靈活,原因有二。首先,柵極是 MOSFET 柵極,在室溫下閾值電壓接近 5 V,無(wú)需負(fù)柵極電壓。柵極電壓范圍為±20 V,且不存在閾值電壓漂移或遲滯風(fēng)險(xiǎn),同時(shí)內(nèi)置了柵極保護(hù)齊納二極管。其次,cascode具有高增益。圖 4 顯示了采用 TOLL (MO-229) 封裝的 750 V、5.4 mΩ第 4 代堆疊芯片結(jié)構(gòu)的cascode—— UJ4SC075005L8S 在 25 °C的輸出特性曲線。

image.png

圖 4 Cascode的高增益可實(shí)現(xiàn) 10 V 柵極驅(qū)動(dòng)

請(qǐng)注意,當(dāng)cascode柵源電壓超過(guò)約 8 V 時(shí),其電導(dǎo)率的變化非常小。一旦MOSFET導(dǎo)通,JFET即完全導(dǎo)通。這意味著cascode可以用 0 至 10 V 的自舉電壓來(lái)驅(qū)動(dòng),從而最大限度地降低柵極驅(qū)動(dòng)器的功率和成本。  另一方面,更寬的柵極電壓范圍(如 -5 至 +18 V)也不會(huì)對(duì)器件造成損害。

image.png

圖 5 Cascode電容

圖 5(a) 顯示了 MOSFET 和 JFET 的芯片電容變化曲線。請(qǐng)注意,圖 5(b) 中的 JFET 柵極電阻 RJG 并不是一個(gè)單獨(dú)的電阻,而是 JFET 芯片的一部分。cascode與其他功率晶體管的一個(gè)主要區(qū)別是沒(méi)有柵漏電容。當(dāng)漏源電壓VDS超過(guò)JFET閾值電壓后,Crss實(shí)際上會(huì)降至零。這是因?yàn)?JFET 沒(méi)有漏極-源極電容(既沒(méi)有 PN 結(jié),也沒(méi)有體二極管來(lái)產(chǎn)生這種電容)。

這意味著在開(kāi)關(guān)電壓轉(zhuǎn)換過(guò)程中,cascode的 dVDS/dt 主要由外部電路而不是cascode柵極電阻決定。Cascode的 MOSFET 開(kāi)關(guān)速度可通過(guò)其柵極電阻調(diào)節(jié),而 JFET 的開(kāi)關(guān)速度部分由 MOSFET 決定,部分則由外部電路決定。這解釋了為何在硬開(kāi)關(guān)情況下,cascode結(jié)構(gòu)需借助漏源緩沖電路(snubber)來(lái)控制關(guān)斷速度并抑制電壓過(guò)沖,下文將對(duì)此進(jìn)行說(shuō)明。所有 JFET 輸出電容(包括柵漏電容與漏源電容)都是柵漏電容。cascode輸出電容 Coss約等于 JFET 柵極-漏極電容。cascode輸入電容 Ciss主要來(lái)自cascode的 MOSFET 柵極-源極電容。

未完待續(xù),后續(xù)推文將介紹Cascode開(kāi)關(guān)特性。



關(guān)鍵詞: cascode FET SiC

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉