新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 速看!SiC JFET并聯(lián)設(shè)計(jì)白皮書完整版

速看!SiC JFET并聯(lián)設(shè)計(jì)白皮書完整版

作者:Jonathan Dodge, P.E., Mike Zhu, Shusun Qu ,Mike Tian 時(shí)間:2025-03-05 來源:安森美 收藏

隨著Al工作負(fù)載日趨復(fù)雜和高耗能,能提供高能效并能夠處理高壓的可靠 將越來越重要。在第一篇文章( 并聯(lián)難題大揭秘,這些挑戰(zhàn)讓工程師 “頭禿”!http://2s4d.com/article/202503/467642.htm)和第二篇文章( 并聯(lián)的五大難題,破解方法終于來了!http://2s4d.com/article/202503/467644.htm)中我們重點(diǎn)介紹了SiC JFET的挑戰(zhàn),本文將介紹演示和測(cè)試結(jié)果。

本文引用地址:http://2s4d.com/article/202503/467646.htm

演示和測(cè)試結(jié)果

根據(jù)上述指南設(shè)計(jì)了一個(gè)演示板,并顯示了四個(gè)器件的測(cè)試結(jié)果:

● UJ4SC075006K4S

● UJ4C075023K4S

● UF3SC120009K4S

● UF3SC120016K4S

▲ 演示板設(shè)計(jì)

圖 1 顯示了演示和測(cè)試板,其中包括一塊并聯(lián)了兩個(gè)器件的半橋拓?fù)潆娫窗搴鸵粔K柵極驅(qū)動(dòng)器板。

image.png

圖 1 演示和測(cè)試板圖片

本設(shè)計(jì)示例遵循功率環(huán)路和柵極驅(qū)動(dòng)電路的對(duì)稱布局建議。同時(shí),直流母線電容和去耦電容采用對(duì)稱布局以最小化換流環(huán)路。

圖2和圖3展示了該演示設(shè)計(jì)的原理圖,其中使用了鐵氧體磁珠和共模電感(可選)用于研究不同條件下的效果。

image.png

圖 2 演示電路設(shè)計(jì)示意圖

image.png

圖 3 演示電路設(shè)計(jì)示意圖

image.png

圖 4 演示電源板 PCB 布局

圖5展示了器件RC緩沖電路與柵極驅(qū)動(dòng)電路布局的示例設(shè)計(jì),該設(shè)計(jì)的核心要點(diǎn)在于盡可能縮短RC緩沖電路與功率器件的距離,并對(duì)并聯(lián)器件的柵極驅(qū)動(dòng)電路采用對(duì)稱布局。

image.png

圖 5 RC 緩沖電路和柵極電路布局示例

▲ 測(cè)試結(jié)果

圖 6 至圖 9 顯示了該示例設(shè)計(jì)的 SiC FET 并聯(lián)測(cè)試結(jié)果,柵極和Kelvin源極上都有鐵氧體磁珠。

image.png

圖 6 開關(guān)波形-UJ4SC075006K4S

image.png

image.png

圖 7 開關(guān)波形-UJ4C075023K4S

image.png

image.png

圖 8 開關(guān)波形-UF3SC120009K4S

image.png

image.png

圖 9 開關(guān)波形-UF3SC120016K4S

▲ 仿真柵極閾值失配

通常,由于各器件的實(shí)際參數(shù)與數(shù)據(jù)手冊(cè)標(biāo)稱值之間存在差異(即便差異微?。祟愂洮F(xiàn)象不可避免。因此,為了測(cè)試鐵氧體磁珠和共模電感在柵極電路上的有效性,在基于UJ4SC075006K4S器件搭建的測(cè)試平臺(tái)中,通過改變單個(gè)柵極電阻值(一個(gè)為 6.8 歐姆,另一個(gè)為 6.2 歐姆)來仿真柵極閾值電平失配狀態(tài)。圖 10 至圖 14 顯示了采用不同措施緩解仿真柵極閾值失配的波形圖。

image.png

image.png

圖10 通過改變柵極電阻來仿真柵極閾值失配(未使用鐵氧體磁珠)

image.png

image.png

圖 11 柵極上有鐵氧體磁珠的波形

image.png

image.png

圖 12 Kelvin源上有鐵氧體磁珠的波形

image.png

image.png

圖 13 柵極和Kelvin源極上均有鐵氧體磁珠的波形

image.png

image.png

圖 14 柵極電路上有共模電感的波形

從上述測(cè)試結(jié)果可以看出,當(dāng)器件出現(xiàn)不可避免的柵極閾值失配時(shí),柵極電路上的共模電感是減輕 VGS 和 VDS 負(fù)面影響的最佳方法。

▲ 仿真布局導(dǎo)致的失配

對(duì)稱布局同樣是并聯(lián)器件設(shè)計(jì)的關(guān)鍵要點(diǎn),因?yàn)榉菍?duì)稱布局會(huì)導(dǎo)致不同支路的漏極走線電感(Ld)與源極走線電感(Ls)產(chǎn)生差異,進(jìn)而引發(fā)動(dòng)態(tài)電流失配或瞬態(tài)振蕩。此外,去耦電容(Cd)在布局中的位置是否對(duì)稱也是影響因素之一。

因此,為驗(yàn)證鐵氧體磁珠與共模電感在柵極電路上的作用,我們以 UF3SC120009K4S 為基礎(chǔ),通過改變漏極/源極引線的長(zhǎng)度來仿真失配的 Ld/Ls 布局,并對(duì)比了不同Cd布局位置的影響。圖14展示了Ld、Ls及Cd的布局位置分布,圖15至圖19則展示了通過不同優(yōu)化措施減輕非對(duì)稱布局負(fù)面影響的波形對(duì)比。

image.png

圖 14 Ld、Ls 和 Cd 的位置

image.png

圖 15 柵極和Kelvin源上均有鐵氧體磁珠的 Ld 不平衡波形(直流母線 400V,Id = 8A)

image.png

圖 16 柵極和Kelvin源上均有鐵氧體磁珠的 Ls 不平衡波形(直流母線 400V,Id = 6A)

圖片

圖17 Cd 在不對(duì)稱位置,柵極和Kelvin源上都有鐵氧體磁珠的波形(直流母線800V,Id = 100A)

圖片

圖18 Cd 在不對(duì)稱位置,柵極和Kelvin源極上均有共模電感的波形(直流母線800V,Id = 100A)。

圖片

圖19 Cd 在對(duì)稱位置,柵極和Kelvin源上均有共模電感的波形(直流母線800V,Id = 100A)。

圖15展示了由嚴(yán)重不平衡的Ld所導(dǎo)致的大動(dòng)態(tài)電流失配。Ld不平衡問題只能通過對(duì)稱的布局設(shè)計(jì)本身來解決。圖16顯示了由Ls不平衡引起的動(dòng)態(tài)電流失配。

為避免器件損壞,本測(cè)試中我們未設(shè)置過大的Ls不平衡,因?yàn)長(zhǎng)s不僅會(huì)影響功率環(huán)路,還會(huì)影響柵極環(huán)路。Ls不平衡可通過以下方式解決:采用對(duì)稱布局設(shè)計(jì)并添加鐵氧體磁珠或CMC。添加鐵氧體磁珠可以解決Ls 不平衡問題,但效果不如CMC顯著。此外,與CMC相比,鐵氧體磁珠會(huì)降低器件速度,增加開關(guān)損耗。因此,我們建議在實(shí)際并聯(lián)應(yīng)用中采用CMC結(jié)合對(duì)稱布局設(shè)計(jì)方案。

在實(shí)現(xiàn)Ld和Ls的平衡后,圖17展示了由Cd不平衡引起的動(dòng)態(tài)電流失配現(xiàn)象(本案例中仍使用鐵氧體磁珠)。通過對(duì)比圖17和圖18可以看出,在柵極環(huán)路中使用CMC相較于使用鐵氧體磁珠,可以更有效地平衡電流失配和Vgs電壓。同樣,與CMC 相比,鐵氧體磁珠會(huì)減慢器件的速度,增加開關(guān)損耗。 

但有一點(diǎn)我們需要注意:CMC 只能消除Vgs 電壓失配,但不能消除電流失配。對(duì)于電流失配,CMC僅能起到緩解作用。因此,如圖19所示,若要徹底消除電流失配,唯一有效的方法是將Cd盡可能靠近并聯(lián)半橋并實(shí)現(xiàn)對(duì)稱布局?;谏鲜龇治觯覀?cè)俅谓ㄗh在實(shí)際并聯(lián)應(yīng)用場(chǎng)景中使用CMC,并采用對(duì)稱布局設(shè)計(jì)。

▲ 設(shè)計(jì)和測(cè)試中的最佳實(shí)踐

圖片

圖20 成功并聯(lián)SiC FET 需要器件漏極至源極緩沖電路和母線緩沖電路

?成功并聯(lián)SiC FET 需要器件緩沖電路,如圖20 所示。用戶指南中推薦了起始值。

?對(duì)稱布局至關(guān)重要,測(cè)試證實(shí),不對(duì)稱的漏極和源極雜散電感以及去耦電容的位置會(huì)導(dǎo)致開關(guān)電流差異過大。

?如果柵極閾值的微小失配和微小的不對(duì)稱布局不可避免,那么柵極和源極環(huán)路上的CMC是消除瞬態(tài)電流失配或瞬態(tài)振蕩的最有效方法。

?不推薦使用鐵氧體磁芯(環(huán)形)電流互感器(CT),因?yàn)樗鼤?huì)由于引線與磁芯之間的互感而導(dǎo)致不平衡的漏極雜散電感。應(yīng)使用羅氏線圈電流探頭進(jìn)行電流測(cè)量,如圖 21所示。

image.png

圖21 電流測(cè)量方法,左:鐵氧體磁芯CT(不推薦);右:羅氏線圈探頭

? 對(duì)于電壓測(cè)量,不推薦使用差分探頭,因?yàn)槠湟€和導(dǎo)線的環(huán)路較大(會(huì)增加環(huán)路電感),建議使用環(huán)路電感較小的無源探頭,如圖22 所示。

image.png

圖22 電壓探頭,左:差分探頭(不推薦使用);右:環(huán)路電感較小的無源探頭

? 由于dv/dt很高,共模噪聲很容易耦合到柵極到源極的信號(hào)測(cè)量中,濾除這種噪聲的一種方法是在電壓探頭線纜上添加鐵氧體磁芯,并扭轉(zhuǎn)這些線纜,如圖23 所示。

圖片

圖23 將線纜扭轉(zhuǎn),并使用鐵氧體磁芯過濾共模柵源噪聲

結(jié)語

盡管SiC JFET cascode結(jié)構(gòu)具有很高的增益和開關(guān)壓擺率,只要遵循本應(yīng)用筆記中概述的指導(dǎo)原則,就能成功實(shí)現(xiàn)并聯(lián)。本文雖然只討論了兩個(gè)器件并聯(lián)的情況,但這些并聯(lián)準(zhǔn)則適用于任何數(shù)量的器件并聯(lián)。最后,這些指導(dǎo)原則不僅適用于cascode,也適用于任何其他類型的電壓柵控功率晶體管。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉