新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 芯華章聯(lián)手芯來(lái)科技提升RISC-V處理器設(shè)計(jì)驗(yàn)證

芯華章聯(lián)手芯來(lái)科技提升RISC-V處理器設(shè)計(jì)驗(yàn)證

作者: 時(shí)間:2022-03-03 來(lái)源: 收藏

近日,科技正式宣布與國(guó)內(nèi)處理器IP供應(yīng)商達(dá)成戰(zhàn)略合作。將正式采用自主研發(fā)的新一代智能驗(yàn)證系統(tǒng)穹景 (GalaxPSS)及數(shù)字仿真器穹鼎 (GalaxSim)等系列EDA驗(yàn)證產(chǎn)品,加速新一代復(fù)雜處理器IP的設(shè)計(jì)研發(fā)。

目前復(fù)雜CPU IP由于集成度高,其中各種模塊互聯(lián)復(fù)雜、測(cè)試功能點(diǎn)繁多,如果僅僅依靠工程師手寫(xiě)各種測(cè)試用例,驗(yàn)證周期冗長(zhǎng)且效率低下。在高性能CPU設(shè)計(jì)的復(fù)雜場(chǎng)景下,單靠UVM也很難真正高效地產(chǎn)生有針對(duì)性的場(chǎng)景激勵(lì),且不同工具間兼容性差,極大限制了驗(yàn)證效率的提升。

CEO彭劍英博士表示:“提供了非常專(zhuān)業(yè)的本地技術(shù)支持,其GalaxPSS智能驗(yàn)證工具,基于Accellera PSS標(biāo)準(zhǔn)和高級(jí)驗(yàn)證方法學(xué)的融合,在多核CPU研發(fā)項(xiàng)目的cache一致性驗(yàn)證中表現(xiàn)優(yōu)異,協(xié)助我們大大提高了驗(yàn)證效率和覆蓋率,為復(fù)雜的多核芯片驗(yàn)證提供了保障。此外,其數(shù)字仿真器產(chǎn)品GalaxSim,可以高效地配合其他驗(yàn)證工具,提供統(tǒng)一的數(shù)據(jù)接口,是首個(gè)能夠完備支持多核 CPU以及UVM語(yǔ)法的國(guó)產(chǎn)邏輯仿真器。其多線(xiàn)程編譯,更能提供2倍以上的編譯速度提升,保障仿真結(jié)果的正確性與一致性。”

伴隨現(xiàn)代處理器架構(gòu)技術(shù)的不斷發(fā)展成熟,傳統(tǒng)的x86與ARM架構(gòu)為了能夠保持架構(gòu)的向后兼容性,不得不保留了許多過(guò)時(shí)的定義,導(dǎo)致其指令數(shù)目多、冗余嚴(yán)重,提高了新操作系統(tǒng)的開(kāi)發(fā)與應(yīng)用門(mén)檻。而RISC-V是一個(gè)基于精簡(jiǎn)指令集(RISC)原則的開(kāi)源指令集架構(gòu)(ISA),能完全拋棄包袱,經(jīng)過(guò)多年的發(fā)展已經(jīng)成為比較成熟的技術(shù)。

順應(yīng)時(shí)代發(fā)展需求,芯來(lái)科技致力于RISC-V架構(gòu)的處理器內(nèi)核IP開(kāi)發(fā)及商業(yè)化,已完成AIoT全系列RISC-V處理器IP產(chǎn)品拼圖,旗下多個(gè)系列的處理器核心產(chǎn)品與解決方案已經(jīng)實(shí)現(xiàn)客戶(hù)導(dǎo)入和量產(chǎn),擁有獨(dú)特的技術(shù)生態(tài)優(yōu)勢(shì)。

基于芯來(lái)科技的研發(fā)場(chǎng)景,芯華章作為一家由創(chuàng)新驅(qū)動(dòng)的EDA智能軟件和系統(tǒng)領(lǐng)先企業(yè),致力于提供高效的芯片驗(yàn)證產(chǎn)品與開(kāi)創(chuàng)性解決方案,以助力其前沿技術(shù)需求獲得更充分的驗(yàn)證,從而降低設(shè)計(jì)成本,提高創(chuàng)新效率。

針對(duì)RISC-V高性能CPU設(shè)計(jì)以及基于RISC-V IP的SoC設(shè)計(jì)的復(fù)雜驗(yàn)證場(chǎng)景,芯華章推出自主研發(fā)的GalaxPSS智能驗(yàn)證系統(tǒng),可實(shí)現(xiàn)統(tǒng)一場(chǎng)景建模,取得的測(cè)試激勵(lì)可以跨平臺(tái)、可復(fù)用,實(shí)現(xiàn)自動(dòng)化、智能化自回歸,降低對(duì)工程師手工編寫(xiě)場(chǎng)景的經(jīng)驗(yàn)依賴(lài),為芯片設(shè)計(jì)提供更多高效的測(cè)試場(chǎng)景和測(cè)試激勵(lì),提高驗(yàn)證的場(chǎng)景覆蓋率和完備性。同時(shí),GalaxPSS生成的代碼具備可移植性,可以確保適用在軟件仿真、硬件仿真、FPGA原型驗(yàn)證,甚至系統(tǒng)驗(yàn)證上,提供從單一平臺(tái)驗(yàn)證到多平臺(tái)交互驗(yàn)證。

作為國(guó)內(nèi)領(lǐng)先的數(shù)字仿真器,GalaxSim使用新的軟件構(gòu)架提供多平臺(tái)支持,并支持不同的處理器計(jì)算平臺(tái)。為了保證語(yǔ)法的合規(guī)性和仿真精確度,芯華章對(duì)產(chǎn)品進(jìn)行了各種嚴(yán)苛測(cè)試,包括對(duì)IEEE1364、IEEE1800各個(gè)語(yǔ)法點(diǎn)的分析,確保工具在語(yǔ)義解析、仿真行為、時(shí)序模型上保持一致。

芯華章科技董事長(zhǎng)兼CEO王禮賓表示:“此次非常榮幸能與擁有豐富RISC-V處理器IP及芯片開(kāi)發(fā)經(jīng)驗(yàn)的芯來(lái)科技一起,共同部署面向未來(lái)的戰(zhàn)略性技術(shù)研發(fā),攜手加快中國(guó)芯片產(chǎn)業(yè)的繁榮發(fā)展。通過(guò)豐富的產(chǎn)業(yè)合作實(shí)踐,芯華章也進(jìn)一步夯實(shí)了產(chǎn)品迭代的技術(shù)經(jīng)驗(yàn)。未來(lái),我們將持續(xù)通過(guò)技術(shù)創(chuàng)新賦能生態(tài)合作伙伴,加速芯片創(chuàng)新效率!”

本文引用地址:http://2s4d.com/article/202203/431667.htm


評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉