Mentor榮獲雙項臺積電OIP年度合作伙伴獎
Mentor, a Siemens business 近日憑借其領先的 EDA 解決方案被臺積電(TSMC) 授予兩項2020年度OIP合作伙伴獎。該獎項面向 Mentor 等臺積電開放式創(chuàng)新平臺 (OIP) 生態(tài)系統(tǒng)的合作伙伴,旨在表彰其過去一年中在下一代系統(tǒng)級芯片 (SoC) 和 3DIC 設計支持方面所做出的杰出貢獻。
本文引用地址:http://2s4d.com/article/202011/419960.htm獲得臺積電OIP 年度合作伙伴獎項的公司在設計、開發(fā)和技術實施方面均達到了最高標準,全面助力芯片創(chuàng)新。此次Mentor獲獎的兩個類別分別為“聯(lián)合開發(fā)3DIC 設計生產(chǎn)力解決方案”和“聯(lián)合開發(fā)3nm 設計基礎架構”。在此基礎之上,Mentor 將進一步與臺積電深入合作,通過支持臺積電最新技術認證的解決方案來實現(xiàn)下一代 SoC 和 3DIC 設計。
TSMC 設計基礎架構管理部高級總監(jiān) Suk Lee 表示:“很高興Mentor 及其EDA 解決方案能夠在兩大類別中贏得本年度的臺積電OIP合作伙伴獎。這是對于臺積電和Mentor長期合作成果的一種肯定,表明我們正攜手克服客戶所面臨的設計挑戰(zhàn),并針對智能手機、HPC(高性能計算)、汽車、人工智慧/機器學習和物聯(lián)網(wǎng)應用等領域不斷擴展新的設計平臺?!?/p>
此次Mentor能夠在3DIC 設計生產(chǎn)解決方案方面獲得認可,是由于其Xpedition? 軟件平臺為臺積電的 2.5/3D 制程提供了廣泛支持,其中包括用于設計規(guī)劃和網(wǎng)表的 Xpedition Substrate Integrator,以及用于基板布局的 Xpedition Package Designer,經(jīng)過增強后的Xpedition Package Designer也已經(jīng)滿足臺積電最新的 InFO 技術要求。隨著設計復雜性的逐漸增加,客戶對于分析能力的需求也在不斷提升,Mentor Calibre?物理驗證平臺中的3DSTACK技術為了滿足最新的CoWoS? 需求,也擴充了電晶粒內(nèi)(inter-die) 端口連接檢測。
此外, Mentor 的Analog FastSPICE? 平臺和Calibre? nmPlatform驗證平臺也已經(jīng)獲得臺積電最新的3納米技術認證。Analog FastSPICE? 平臺可為納米級模擬、射頻 (RF)、混合信號、存儲器和定制數(shù)字電路提供先進的電路驗。
Mentor Calibre 設計解決方案產(chǎn)品管理副總裁 Michael Buehler-Garcia 表示:“我們非常榮幸能夠再次獲得臺積電的 OIP 年度合作伙伴獎項。未來,我們的共同客戶將會面對更加復雜的設計難題,而臺積電和Mentor 也將繼續(xù)攜手,為客戶提供行業(yè)領先的解決方案,幫助他們將這些復雜設計變?yōu)楝F(xiàn)實。”
評論