新聞中心

EEPW首頁 > 業(yè)界動(dòng)態(tài) > 臺(tái)積電推出性能增強(qiáng)版的7nm和5nm制造工藝

臺(tái)積電推出性能增強(qiáng)版的7nm和5nm制造工藝

作者:王隼 時(shí)間:2019-08-01 來源:中關(guān)村在線 收藏

近日外媒消息,已經(jīng)悄然推出了 深紫外(N7 / DUV)和 極紫外(N5 / EUV)制造工藝的性能增強(qiáng)版本。

本文引用地址:http://2s4d.com/article/201908/403303.htm

臺(tái)積電宣布推出性能增強(qiáng)的7nm和5nm制造工藝
推出性能增強(qiáng)的制造工藝

其N7P 和 N5P 技術(shù),專為那些需要運(yùn)行更快、消耗更少電量的客戶而設(shè)計(jì)。盡管 N7P 與 N7 的設(shè)計(jì)規(guī)則相同,但新工藝優(yōu)化了前端(FEOL)和中端(MOL)制程,可在同等功率下將性能提升 7%、或在同頻下降低 10% 的功耗。

在日本舉辦的 2019 VLSI 研討會(huì)上,透露了哪些客戶已經(jīng)可以用上新工藝,但該公司似乎并沒有廣而告之的想法。

N7P 采用經(jīng)過驗(yàn)證的深紫外(DUV)光刻技術(shù),與 N7 相比,它沒有增加晶體管的密度。

有些需要高出約 18~20% 晶體管密度的 TSMC 客戶,預(yù)計(jì)需要使用臺(tái)積電的 N7+ 和 N6 工藝,后者使用極紫外(EUV)光刻技術(shù)進(jìn)行多層處理。

盡管 N7 和 N6 都是未來幾年的“長”節(jié)點(diǎn),但臺(tái)積電會(huì)在下一個(gè) N5 節(jié)點(diǎn)帶來顯著的密度、功耗和性能改進(jìn)。

N5 之后也會(huì)迎來一個(gè)叫做 N5P 的增強(qiáng)版本,輔以 FEOL 和 MOL 優(yōu)化,以便讓芯片在相同功率下提升 7% 的性能、或在同頻下降低 15% 的功耗。

(文中圖片來自互聯(lián)網(wǎng))




關(guān)鍵詞: 臺(tái)積電 7nm 5nm

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉