新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速數(shù)字電路封裝電源完整性分析

高速數(shù)字電路封裝電源完整性分析

作者: 時(shí)間:2016-10-26 來(lái)源:IC封裝設(shè)計(jì) 收藏

  從圖4的測(cè)量結(jié)果,我們可以考到三種結(jié)構(gòu)的GBN行為有很大的差異。首先考慮只有單一Pkg時(shí)的S參數(shù),在1.3Ghz之前的行為像一個(gè)電容,在1.5Ghz后才有共振模態(tài)產(chǎn)生;考慮單一PCB,在0.5Ghz后就有共振模態(tài)產(chǎn)生,像0.73Ghz(TM01)、0.92Ghz(TM10)、1.17Ghz(TM11),其GBN行為比單一Pkg更糟。最后,考慮Pkg結(jié)合PCB,可以看到在1.5Ghz之前,比單一Pkg多了三個(gè)共振點(diǎn),這些噪聲共振來(lái)自于PCB,通過(guò)錫球、Via等耦合到Pkg的電源上,這會(huì)使Pkg里的IC受噪聲影響更嚴(yán)重,這跟只考慮單一Pkg或PCB時(shí)有很大不同。

本文引用地址:http://2s4d.com/article/201610/311828.htm

  三、去耦電容對(duì)電源噪聲的影響

  對(duì)于電源平面噪聲傳統(tǒng)的抑制方法是使用那個(gè)耦合電容,對(duì)于去耦電容的使用已有很多研究,但電容大小、位置、以及個(gè)數(shù)基本還是基于經(jīng)驗(yàn)法則。

  去耦電容的理想位置

  為了研究去耦電容位置PDS的影響,我們用上述Pkg+PCB結(jié)構(gòu),分別在Pkg和PCB上加去耦電容或兩者都加上去耦電容,通過(guò)量測(cè)|S21|來(lái)研究去耦電容的理想擺放位置。

  

 

  圖5 去耦電容安裝在Pkg和PCB上

  如圖5所示,我們擺放電容的位置分三種情況,一是在Pkg上加52顆,二是在PCB上加63顆,三是在Pkg和PCB上同時(shí)各放置52和63顆,電容值大小為100nF, ESR、ESL分別為0.04ohm、0.63nH。量測(cè)結(jié)果如圖6。

  

 

  圖6 加去耦電容于不同位置的|S21|比較圖

  首先,把低頻到5Ghz分成三個(gè)階段,首先,開(kāi)始低頻到500Mhz左右,不管在Pkg或PCB上加去耦電容,相比沒(méi)有加電容,都可以大大降低結(jié)構(gòu)阻抗,減少GBN干擾。第二,對(duì)于0.5Ghz~2Ghz,在Pkg上和同時(shí)在Pkg與PCB上加去耦電容,對(duì)噪聲抑制效果差不多。可是如果只在PCB上加電容,可以看到在800Mhz附近多了一個(gè)共振點(diǎn),這比沒(méi)有加電容時(shí)更糟。所以我們只在PCB上加電容時(shí)要特別注意,可能加上電容后電源噪聲更嚴(yán)重。第三,從2Ghz~5Ghz,三種加電容方式與沒(méi)加電容相比,效果并不明顯,因?yàn)榇穗A段超過(guò)了電容本身的共振頻率,由于電容ESL的影響,隨著頻率升高,耦合電容逐漸失去作用,對(duì)較高頻的噪聲失去抑制效果。

  去耦電容ESR的影響

  在Pkg結(jié)合PCB結(jié)構(gòu)上,放置12顆去耦電容,同時(shí)改變?nèi)ヱ铍娙莸腅SR,模擬結(jié)果如圖7所示。可以發(fā)現(xiàn),當(dāng)ESR值越來(lái)越大,會(huì)將極點(diǎn)鏟平,同時(shí)零點(diǎn)也被填平,使S21成為較為平坦的曲線。

  

 

  圖7 去耦電容的ESR對(duì)|S21|的影響

  去耦電容ESL的影響

  在Pkg結(jié)合PCB結(jié)構(gòu)上,放置12顆去耦電容,同時(shí)改變?nèi)ヱ铍娙莸腅SL,模擬結(jié)果如圖8所示。從圖中我們發(fā)現(xiàn),ESL越大,共振點(diǎn)振幅越大,且有往低頻移動(dòng)的趨勢(shì),對(duì)噪聲的抑制能力越低。

  

 

  圖8 去耦電容的ESL對(duì)|S21|的影響



關(guān)鍵詞: 數(shù)字電路 封裝

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉