新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > FPGA最小系統(tǒng)電路分析:下載配置與調試接口電路設計

FPGA最小系統(tǒng)電路分析:下載配置與調試接口電路設計

作者: 時間:2016-10-29 來源:網絡 收藏

配置與調試接口電路設計

本文引用地址:http://2s4d.com/article/201610/308588.htm

是SRAM型結構,本身并不能固化程序。因此需要一片F(xiàn)lash結構的配置芯片來存儲邏輯配置信息,用于進行上電配置。

以Altera公司的為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系列)兩種。其中EPCx系列為老款配置芯片,體積較大,價格高。而EPCSx系列芯片與之相比,體積小、價格低。

另外,除了使用Altera公司的配置芯片,也可以使用Flash+CPLD的方式去配置FPGA。

在把程序固化到配置芯片之前,一般先使用JTAG模式去調試程序,也就是把程序到FPGA芯片上運行。雖然這種方式在斷電以后程序會丟失,但是充分利用了FPGA的無限擦寫性。

所以一般FPGA有兩個接口:JTAG調試接口和AS(或PS)模式下載接口。所不同的是前者下載至FPGA,后者是編程配置芯片(如EPCSx),然后再配置FPGA。

如圖2.7和圖2.8所示分別是JTAG模式和AS模式的電路原理圖。

圖2.7  JTAG模式原理圖

圖2.7 JTAG模式原理圖



評論


相關推薦

技術專區(qū)

關閉