新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Mentor Graphics Veloce 硬件加速仿真平臺協助 Barefoot Networks 驗證全球首個完全可編程開關

Mentor Graphics Veloce 硬件加速仿真平臺協助 Barefoot Networks 驗證全球首個完全可編程開關

作者: 時間:2016-07-20 來源:電子產品世界 收藏

  公司今天宣布,構建用戶可編程及高性能的網絡開關開創(chuàng)者Barefoot Networks 已成功采用 Veloce® 硬件加速仿真平臺驗證其 6.5Tbps TofinoTM 開關。Barefoot之所以選擇Veloce硬件加速器平臺,主要是考慮到 硬件加速仿真平臺不僅具有高容量與卓越的虛擬化技術,還擁有遠程訪問選項以及在網絡設計驗證領域有口皆碑的成功經驗。

本文引用地址:http://2s4d.com/article/201607/294289.htm

  Barefoot Networks 對目前主流的硬件加速器進行了基準測試,經過長期縝密的評估后,認定 平臺是唯一能處理 Barefoot Networks 大型復雜設計的硬件加速器。

  “硬件加速仿真平臺可提供我們所需的容量,以此驗證我們可編程、特定于網絡并以互連為主導的設計,”Barefoot Networks 工程副總裁 Dan Lenoski 說道。“除了利用 Veloce 硬件加速仿真平臺的基礎優(yōu)勢外,我們還能利用其久經驗證的硬件與軟件協同硬件加速仿真,而這對于驗證可編程的網絡設備來說至關重要。”

  在網絡空間中,以太網設計較為大型并且特別復雜,會影響硬件加速仿真的編譯和運行時間。由于 Barefoot 的 Tofino 開關設計包含復雜的互連,通常會對大部分要布局布線的硬件加速仿真平臺構成挑戰(zhàn)。Veloce 硬件加速仿真平臺采用已獲專利的虛擬線束技術以及專有的 Crystal2 芯片,因此處理此類以互連為主導的復雜設計易如反掌。

  此外,Barefoot 所采用的 Veloce VirtuaLAB 以太網對于測試此設計的核心功能非常重要。VirtuaLAB 包括以太網數據包生成器和監(jiān)視器 (EPGM),可生成、傳輸并監(jiān)控被測設計 (DUT) 的以太網數據包;以太網測試器被嵌入到可以在與硬件加速器相連的Linux工作站上運行。

  “Veloce 硬件加速仿真平臺會繼續(xù)在網絡市場占據主導地位,” 硬件加速仿真部副總裁兼總經理 Eric Selosse 說道。“我們與 Barefoot 在訪問和實施方面攜手合作,以便他們能即時專注于驗證任務。”



關鍵詞: Mentor Graphics Veloce

評論


相關推薦

作為英特爾下一代Tiger Lake-U平臺的一部分,Xe架構新核顯絕對是重大賣點。英特爾曾在上個月演示通過Tiger Lake核顯運行戰(zhàn)地5,在1080P分辨率和圖形預設為高的情況下游戲大體能保持以30FPS的速度運行。

技術專區(qū)

關閉