新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 成功解決FPGA設(shè)計(jì)時(shí)序問(wèn)題的三大要點(diǎn)

成功解決FPGA設(shè)計(jì)時(shí)序問(wèn)題的三大要點(diǎn)

作者: 時(shí)間:2009-05-08 來(lái)源:網(wǎng)絡(luò) 收藏

的設(shè)計(jì)與高速接口技術(shù)可以幫助你滿足今天的市場(chǎng)要求,但也提出了一些有趣的設(shè)計(jì)挑戰(zhàn)。為了確保存儲(chǔ)器接口的數(shù)據(jù)傳輸準(zhǔn)確,在超過(guò)200兆赫茲以上,進(jìn)行時(shí)序分析將發(fā)揮更突出的作用,以識(shí)別和解決系統(tǒng)運(yùn)行的問(wèn)題。在這些頻率內(nèi),最重要的是創(chuàng)建和控制時(shí)序空余,留下最小的空余,以確保數(shù)據(jù)采集和演示窗口的準(zhǔn)確。更快的邊緣速率同時(shí)也放大物理設(shè)計(jì)的影響,造成信號(hào)完整性問(wèn)題,對(duì)此則需要更多的沉降時(shí)間及縮小時(shí)序空余。

本文引用地址:http://2s4d.com/article/192059.htm

器件現(xiàn)在還包括某些先進(jìn)的功能,如支持帶有I/O單元接口的雙通道數(shù)據(jù)(DDR)和板上鎖相環(huán)(PLL)網(wǎng)絡(luò)進(jìn)行精確時(shí)鐘控制等等。這些在技術(shù)中的高級(jí)功能均提供先進(jìn)的接口模塊,從而有助于減少界面設(shè)計(jì),再加上TimingDesigner軟件的獨(dú)特能力,在最短的時(shí)序中提供最準(zhǔn)確、有力的解決方案。本文主要探討了DDR型存儲(chǔ)器接口設(shè)計(jì)中必要的時(shí)鐘偏移及數(shù)據(jù)采集的時(shí)序空余。

成功解決FPGA設(shè)計(jì)時(shí)序問(wèn)題的三大要點(diǎn)
DDR/QDR存儲(chǔ)器接口的設(shè)計(jì)問(wèn)題


DDR或四倍數(shù)據(jù)速率(QDR)存儲(chǔ)設(shè)備可以提供和接受兩倍于器件時(shí)鐘頻率的源同步數(shù)據(jù),這意味著數(shù)據(jù)在時(shí)鐘的上升緣和下降緣傳輸。此外,需要捕捉時(shí)鐘偏移和進(jìn)行適當(dāng)?shù)卣{(diào)整,以確保適當(dāng)?shù)臅r(shí)鐘與數(shù)據(jù)關(guān)系。

圖1:TimingDesigner軟件便于捕獲設(shè)計(jì)特點(diǎn)的圖形界面窗口。
圖1:TimingDesigner軟件便于捕獲設(shè)計(jì)特點(diǎn)的圖形界面窗口。


如前所述,現(xiàn)在一些FPGA裝置包括DDR接口的I/O單元和板上的PLL網(wǎng)絡(luò)。這意味著,你必須有一個(gè)方式來(lái)控制模塊的準(zhǔn)確和可靠。為了說(shuō)明這一點(diǎn),讓我們來(lái)讀取QDR II SRAM源同步接口的設(shè)計(jì)要求看看實(shí)例。


在同步存儲(chǔ)器系統(tǒng)例如QDR SRAM中,數(shù)據(jù)是與時(shí)鐘同步的,所以存儲(chǔ)器數(shù)據(jù)的相位必須旋轉(zhuǎn)90度。這種相位旋轉(zhuǎn)通常在有效數(shù)據(jù)窗口中進(jìn)行時(shí)鐘中心調(diào)整,這是QDR實(shí)現(xiàn)準(zhǔn)確數(shù)據(jù)采集的一個(gè)重要設(shè)計(jì)特點(diǎn)(見圖2)。如果要改變時(shí)鐘中心,我們可以通過(guò)對(duì)板上FPGA的PLL網(wǎng)絡(luò)進(jìn)行簡(jiǎn)單的延時(shí)時(shí)鐘信號(hào)來(lái)達(dá)到。

圖2:中心對(duì)齊的時(shí)鐘/數(shù)據(jù)關(guān)系。
圖2:中心對(duì)齊的時(shí)鐘/數(shù)據(jù)關(guān)系。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA 計(jì)時(shí)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉