新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FPGA與CPLD的比較

FPGA與CPLD的比較

作者: 時間:2012-09-18 來源:網(wǎng)絡(luò) 收藏

盡管都是可編程器件,有很多共同特點,但由于結(jié)構(gòu)上的差異,具有各自的特點:

本文引用地址:http://2s4d.com/article/189906.htm

1、更適合完成各種算法和組合邏輯,更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)。

2、CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。

3、在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內(nèi)連電路的邏輯功能來編程,F(xiàn)PGA主要通過改變內(nèi)部連線的布線來編程;FP GA可在邏輯門下編程,而CPLD是在邏輯塊下編程。

4、FPGA的集成度比CPLD,具有更復(fù)雜的布線結(jié)構(gòu)和邏輯實現(xiàn)。

5、CPLD比FPGA使用起來更方便。CPLD的編程采用E2PROM或FASTFLASH技術(shù),無需外部存儲器芯片,使用簡單。而FPGA的編程信息需存放在外部存儲器上,使用方法復(fù)雜。

6、PLD的速度比FPGA快,并且具有較大的時間可預(yù)測性。這是由于FPGA是門級編程,并且CLB之間采用分布式互聯(lián),而CPLD是邏輯塊級編程,并且其邏輯塊之間的互聯(lián)是集總式的。

7、在編程方式上,CPLD主要是基于E2PROM或FLASH存儲器編程,編程次數(shù)可達(dá)1萬次,優(yōu)點是系統(tǒng)斷電時編程信息也不丟失。CPLD又可分為在編程器上編程和在系統(tǒng)編程兩類。FPGA大部分是基于SRAM編程,編程信息在系統(tǒng)斷電時丟失,每次上電時,需從器件外部將編程數(shù)據(jù)重新寫入SRAM中。其優(yōu)點是可以編程任意次,可在工作中快速編程,從而實現(xiàn)板級和系統(tǒng)級的動態(tài)配置。

8、CPLD保密性好,FPGA保密性差。

9、一般情況下,CPLD的功耗要比FPGA大,且集成度越高越明顯。



關(guān)鍵詞: FPGA CPLD 比較

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉