新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 京微雅格重磅之作―新版FPGA/CAP設(shè)計(jì)套件Primace5

京微雅格重磅之作―新版FPGA/CAP設(shè)計(jì)套件Primace5

作者: 時(shí)間:2013-10-23 來源:網(wǎng)絡(luò) 收藏

簡(jiǎn)介

本文引用地址:http://2s4d.com/article/189497.htm

作為國(guó)內(nèi)唯一一家具有完全自主知識(shí)產(chǎn)權(quán)的與可配置應(yīng)用平臺(tái)CAP(Configurable Application Platform)產(chǎn)品供應(yīng)商,一直在快節(jié)奏的改進(jìn)與產(chǎn)品配套的軟件開發(fā)環(huán)境。最近,新一代/正式發(fā)布了。完整的支持了基于時(shí)序驅(qū)動(dòng)的布局布線實(shí)現(xiàn)流程(Timing-Driven PlacementRouting Flow),提高了布局布線的成功率,減少了設(shè)計(jì)與驗(yàn)證時(shí)間。此外,還配套改進(jìn)了Synopsys SDC兼容的設(shè)計(jì)約束輸入界面, 方便用戶更加準(zhǔn)確高效的輸入時(shí)序約束。配合新型的自動(dòng)尋找最佳實(shí)現(xiàn)的優(yōu)化工具iXplorer,Primace 5.0可以極大的加速用戶設(shè)計(jì)時(shí)序收斂過程。為了方便用戶準(zhǔn)確描述設(shè)計(jì),改善RTL 代碼質(zhì)量,Primace5.0新增了RTL Template功能,其中包括了常用的Verilog設(shè)計(jì)元素。Primace5.0還第一次完整支持了8051MCU的SoC仿真以及時(shí)序仿真(Timing Simulation)。相對(duì)上一代版本,新一代Primace顯著改進(jìn)了用戶信息提示以及流程的穩(wěn)定性。本文將簡(jiǎn)要介紹這些改進(jìn)以及對(duì)用戶使用體驗(yàn)的影響,并推薦幾種可以有效改進(jìn)設(shè)計(jì)流程,加速設(shè)計(jì)過程的方法。

Primace5.0主要新增/改善的功能

Primace5.0中基本設(shè)計(jì)流程保持了一貫的簡(jiǎn)潔的特點(diǎn),如圖1所示,主要包括設(shè)計(jì)輸入(RTL編輯等),設(shè)計(jì)實(shí)現(xiàn)(綜合、布局布線等),時(shí)序收斂(以靜態(tài)時(shí)序分析為基礎(chǔ)的設(shè)計(jì)、實(shí)現(xiàn)調(diào)整),以及碼流下載和片上調(diào)試(DebugWare等)。

圖1: Primace中/CAP開發(fā)流程

基于時(shí)序驅(qū)動(dòng)的布局布線

時(shí)序驅(qū)動(dòng)的布局布線是一種已經(jīng)被廣泛證明與接受的設(shè)計(jì)方法,設(shè)計(jì)人員通過描述設(shè)計(jì)的時(shí)序約束(包括核心頻率約束,I/O約束,例外約束,特定路徑約束,跨時(shí)鐘域約束等)可以有效指導(dǎo)布局布線程序高效、高質(zhì)量的完成設(shè)計(jì)實(shí)現(xiàn)。Primace5.0中接受的時(shí)序約束包括:

Basic Timing Path

Clock Setup/Hold, Falling edge

Tsu/Th, Tco, Tpd

Advanced Timing Path

False path

Generated clock

User edited sdc

時(shí)序約束輸入輔助

為了方便用戶可以準(zhǔn)確高效的輸入時(shí)序約束,Primace5.0還配套改進(jìn)了兼容Synopsys SDC的設(shè)計(jì)約束輸入界面。如下圖所示:

圖2: 選擇時(shí)鐘界面

圖3:時(shí)鐘約束設(shè)置界面

各類SDC最終匯總在統(tǒng)一的SDC約束文件里,用戶可以集中編輯:

圖4:SDC編輯界面


上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉