飛思卡爾推出QorIQ T2080處理器樣品
—— 基于雙線程、64位Power Architecture的器件可提升網絡性能和能效
飛思卡爾半導體(NYSE: FSL)日前已開始提供其QorIQ T2080處理器樣品,并計劃于在2013年11月5日舉行的中國深圳風河開發(fā)者大會上首次公開演示該器件。
本文引用地址:http://2s4d.com/article/185005.htmT2080 通信處理器具有最佳的性能和功效,專為控制平面或集成控制平面和數(shù)據平面處理而設計,目標應用包括移動回程設備、LTE/WCDMA通道卡、網絡交換和路由、控制卡、智能網卡及軍用與航空產品。
T2080包括8個虛擬內核,旨在為采用飛思卡爾QorIQ P5040、P4080和P3041處理器進行設計的現(xiàn)有用戶節(jié)約成本并提升性能。T2080屬于飛思卡爾28納米QorIQ 處理平臺,該平臺還包括T4240和T1040處理器及QorIQ Qonverge B4860器件。
由于采用了高效、雙線程e6500 Power Architecture®內核,T2080 具有出色的性能,該內核首次采用在28納米旗艦QorIQ T4240通信處理器中。e6500內核的雙線程技術提供的性能是單線程e6500內核的1.7倍。它提供最高1.8 GHz性能,同時保持較短的7級管路,實現(xiàn)對不可預測的控制面板代碼分支的最佳延遲響應。此外,e6500內核還采用AltiVec技術,用于128位單指令多數(shù)據矢量處理器,可進行DSP處理的計算,如信號處理加速和雷達處理等,但功耗更低。
供貨
T2080現(xiàn)在可以為早期使用的客戶提供樣品,一般樣品計劃2014年第1季度提供。
評論