遙測(cè)艙信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)
摘要:為了檢測(cè)遙測(cè)艙能否正常工作,必須為其提供各種輸入信號(hào),以此模擬實(shí)際測(cè)量的信號(hào)。因此,一個(gè)性能良好的信號(hào)源的設(shè)計(jì)對(duì)遙測(cè)艙有著至關(guān)重要的作用。在此,給出一種基于FPGA的遙測(cè)艙信號(hào)源的設(shè)計(jì)方案及其實(shí)現(xiàn)方法。實(shí)踐證明,該設(shè)計(jì)與實(shí)現(xiàn)方法具有獨(dú)特的創(chuàng)意,這種信號(hào)源不僅性能穩(wěn)定,而且具有較好的靈活性,滿(mǎn)足使用要求。
關(guān)鍵詞:遙測(cè)艙;信號(hào)源;FPGA;VHDL
0 引言
遙測(cè)艙是導(dǎo)彈研制中不可缺少的關(guān)鍵測(cè)試部件,它為導(dǎo)彈系統(tǒng)的順利研制提供了重要保證。為了提高安全性和可靠性,遙測(cè)艙產(chǎn)品使用前必須通過(guò)檢測(cè)和調(diào)試。遙測(cè)艙信號(hào)源是根據(jù)測(cè)試要求向待測(cè)產(chǎn)品實(shí)時(shí)地發(fā)送各種激勵(lì),以此來(lái)模擬導(dǎo)彈遙測(cè)艙實(shí)際測(cè)量到的信號(hào),遙測(cè)艙產(chǎn)品會(huì)對(duì)收到的激勵(lì)信號(hào)做相應(yīng)的處理,然后從其輸出端輸出數(shù)據(jù),這些數(shù)據(jù)將被采集到遙測(cè)艙內(nèi)部,通過(guò)地面接收系統(tǒng)軟件的分析,就可以判斷遙測(cè)艙產(chǎn)品有無(wú)故障。由此可見(jiàn),信號(hào)源是遙測(cè)艙檢測(cè)系統(tǒng)中非常重要的組成部分,本文主要針對(duì)此信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)展開(kāi)論述。
1 設(shè)計(jì)要求
該信號(hào)源需要為遙測(cè)艙提供串行圖像數(shù)據(jù)、并行數(shù)據(jù)、串行RS 422數(shù)據(jù)、模擬信號(hào),這些信號(hào)可單獨(dú)或者組合輸出。模擬信號(hào)可輸出幅值為-10~+10 V,頻率為100~40 kHz的脈沖信號(hào)。
目前市場(chǎng)上的信號(hào)發(fā)生器一般都用來(lái)產(chǎn)生較為簡(jiǎn)單的信號(hào),不能夠滿(mǎn)足本系統(tǒng)的需求。因此,將針對(duì)本系統(tǒng)的特殊要求設(shè)計(jì)一個(gè)可編程的信號(hào)源。
2 設(shè)計(jì)方案
采用數(shù)字信號(hào)源的設(shè)計(jì)方法,主要以FPGA可編程芯片為核心,輔以必要的電平轉(zhuǎn)換電路,構(gòu)成可編程信號(hào)源??刂七壿嬘蒄PGA可編程芯片來(lái)實(shí)現(xiàn)。FPGA通過(guò)內(nèi)部邏輯,主要實(shí)現(xiàn)三個(gè)功能:產(chǎn)生模擬信號(hào)所需的頻率基準(zhǔn)信號(hào);產(chǎn)生并行數(shù)據(jù)和圖像數(shù)據(jù)的伴隨信號(hào),產(chǎn)生并行數(shù)據(jù)和串行RS 422數(shù)據(jù)和串行圖像數(shù)據(jù)。模擬信號(hào)由功率放大電路進(jìn)行幅值調(diào)節(jié)。數(shù)字信號(hào)經(jīng)過(guò)接口芯片進(jìn)行電平轉(zhuǎn)換。
信號(hào)源電路板由電源轉(zhuǎn)換模塊、可編程邏輯器件、LVDS接口芯片、RS 422接口芯片、運(yùn)算放大器和總線(xiàn)驅(qū)動(dòng)器等組成。硬件電路原理框圖如圖1所示。
FPGA采用Altera公司的Cyclone系列EP1C6。Cyclone FPGA是目前市場(chǎng)上性?xún)r(jià)比最優(yōu)且價(jià)格最低的FPGA。容量為5 980個(gè)邏輯單元,具有多達(dá)92 160位嵌入RAM。支持各種單端I/O標(biāo)準(zhǔn)如LVTTL,LVCMOS,PCI和SSTL-2/3。FPGA的I/O端口多達(dá)185個(gè),可通過(guò)VHDL語(yǔ)言編程來(lái)自由支配、定義其接口功能,方便PCB版圖設(shè)計(jì)時(shí)的布局布線(xiàn),而且FPGA硬件的速度是納秒級(jí)的,VHDL程序內(nèi)部對(duì)各功能模塊的處理是按并行方式進(jìn)行的,這樣既很好地解決了信號(hào)通路多的問(wèn)題,又能實(shí)時(shí)、快速地傳輸處理高速數(shù)據(jù)流。同時(shí),借助EDA工具軟件Quartus直接進(jìn)行代碼編寫(xiě)、功能仿真和時(shí)序仿真,簡(jiǎn)單易行地完成硬件功能的驗(yàn)證、添加和修改。配置器件采用Altera公司的串行配置器件EPCS1,工業(yè)級(jí)低成本,提供在系統(tǒng)編程(ISP)和多次編程能力,這種能力是一次性可編程器件所不具備的,但其成本甚至低于一次性可編程器件,是Cyclone系列器件最完美的補(bǔ)充。存儲(chǔ)容量的范圍為1 Mb,使其更容易配合FPGA構(gòu)造所需的最佳解決方案。
評(píng)論