讓手機(jī)和電視變得更智能
五年前,移動(dòng)電話體驗(yàn)便因?yàn)槟茉L問(wèn)互聯(lián)網(wǎng)而開(kāi)始有了改變。但是如果你手機(jī)用的SoC主頻只有 500 MHz,那么你可能需要更多的運(yùn)氣才能讓它運(yùn)行順暢。
本文引用地址:http://2s4d.com/article/138616.htm但今天,一個(gè)新款智能手機(jī)的處理能力可能是五年前的 10 倍或更高。消費(fèi)電子領(lǐng)域中聯(lián)網(wǎng)內(nèi)容的革命驅(qū)動(dòng)了如此大幅度的性能提升——任何設(shè)備都能隨時(shí)隨地訪問(wèn)內(nèi)容——這個(gè)愿景已不僅擴(kuò)大到移動(dòng)電話,還包括電視和機(jī)頂盒,并且成為推動(dòng)平板電腦興起的重要因素。
要在消費(fèi)電子設(shè)備上通過(guò)網(wǎng)絡(luò)瀏覽器提供令人驚艷的用戶體驗(yàn),取決于許多因素,包括訪問(wèn)內(nèi)容、設(shè)備尺寸/用戶界面和性能等。讓我們更進(jìn)一步探討性能特性,以它作為下一代連網(wǎng)消費(fèi)電子應(yīng)用處理器需求的考量之一。
如果僅希望通過(guò)改變一個(gè)設(shè)計(jì)參數(shù),就達(dá)到數(shù)量級(jí)的性能提升是非常困難的,過(guò)去五年來(lái),這樣的做法已經(jīng)面臨瓶頸。從整體來(lái)看,性能增益主要來(lái)自主頻的提升,從1 GHz 到甚至 1.5 GHz,然后再將單核擴(kuò)展到多核來(lái)增加更多的平行處理能力。這兩個(gè)因素大約能提升4到6倍的性能。
但不幸的是,對(duì)業(yè)界來(lái)說(shuō),主頻翻番和增加平行處理能力,在未來(lái)五年中能發(fā)揮的作用將越來(lái)越小。摩爾定律描述的比例——通過(guò)持續(xù)躍遷到更小的制程來(lái)達(dá)到更高頻率與更低功率——已逐漸面臨面臨極限。過(guò)去五年來(lái),設(shè)計(jì)方面的進(jìn)步對(duì)提升頻率的貢獻(xiàn),同工藝進(jìn)步起到的作用差不多相同。移動(dòng)電話的設(shè)計(jì)目標(biāo)已與過(guò)去不同;五年前,優(yōu)先任務(wù)是要降低功耗,接下來(lái)才是在設(shè)定的功耗預(yù)算中提升性能。但現(xiàn)在,標(biāo)準(zhǔn)已經(jīng)改變,設(shè)計(jì)的優(yōu)先要素是超越最低性能等級(jí),然后才是盡可能將功耗降到最低。
擴(kuò)展到多核的應(yīng)用處理器技術(shù),雖然是大幅提升性能的最佳方式,但還是有諸多實(shí)際限制。在硬件中提供更多內(nèi)核,只有在軟件能夠充分發(fā)揮硬件功能時(shí)才會(huì)有效。這一直以來(lái)都是業(yè)界爭(zhēng)論的話題,這一點(diǎn)容我留到下次再來(lái)闡述。不僅軟件需要改進(jìn)才能滿足如今智能設(shè)備多核處理器需求,新興的四核設(shè)計(jì)還有更多的問(wèn)題有待解決。
過(guò)去五年來(lái),性能目標(biāo)都是朝著“極致”的方向發(fā)展,對(duì)小型、電池供電設(shè)備來(lái)說(shuō)也是如此。因此,現(xiàn)在的問(wèn)題是,還有什么辦法可以為連網(wǎng)消費(fèi)應(yīng)用提供更多處理器性能?這里有兩個(gè)重要關(guān)鍵點(diǎn):采用專用處理器/加速器,以及設(shè)計(jì)更先進(jìn)的CPU 微架構(gòu)。增加浮點(diǎn)運(yùn)算單元 (FPU)、協(xié)處理器和專用圖形處理單元 (GPU) 等功能模塊,已成為常見(jiàn)的做法。多年來(lái),半導(dǎo)體 IP 供應(yīng)商已經(jīng)能提供這些 IP 模塊,但是在智能手機(jī)、電視和機(jī)頂盒中不斷涌現(xiàn)更多的聯(lián)網(wǎng)內(nèi)容、復(fù)雜圖形用戶界面、應(yīng)用程序和游戲,這些模塊將繼續(xù)不斷提升功能和性能,包括與 CPU 的更緊密整合,以及軟件上的互補(bǔ),如此才能更好地分配任務(wù),將所有SoC中的處理單元利用到極致。
這就涉及到應(yīng)用處理器設(shè)計(jì)本身。從MIPS看來(lái),我們一直以來(lái)都能為客戶提供可綜合的軟核 IP,讓 SoC 設(shè)計(jì)人員能自由配置內(nèi)核的多項(xiàng)特性,以滿足應(yīng)用程序的需求。相同的處理器內(nèi)核會(huì)用在不同的SoC中,并面向網(wǎng)絡(luò)、數(shù)字電視和智能手機(jī)等不同應(yīng)用,每個(gè)芯片的配置可能會(huì)非常不同,需要根據(jù)使用情況調(diào)配。根據(jù) MIPS 在 Java、JavaScript、網(wǎng)頁(yè)瀏覽和在Linux和Android上運(yùn)行的相關(guān)經(jīng)驗(yàn),我們對(duì)消費(fèi)設(shè)備所需的 CPU 配置建議已經(jīng)有了明顯改變。
五年前,常見(jiàn)的數(shù)字電視或移動(dòng)電話 CPU 會(huì)包括 16KB L1 指令與數(shù)據(jù)cache、不需要L2 cache、32個(gè) TLB入口、無(wú)需FPU,操作系統(tǒng) (OS) 可配置為 4KB頁(yè)面大小。過(guò)去幾年,我們建議SoC設(shè)計(jì)人員將L1 cache容量加倍,增加一個(gè)容量為總L1 cache 4-8倍的L2 cache,并將每個(gè)內(nèi)核MMU中的TLB 入口數(shù)加大、采用我們的FPU協(xié)處理器,并將OS頁(yè)面大小配置為16KB。這樣能為相關(guān)軟件負(fù)載提供雙倍或甚至更多的性能。
但是,在既有處理器內(nèi)核上調(diào)整配置選項(xiàng)只能帶來(lái)暫時(shí)的效益,我們還需采取更多方法才能為下一代產(chǎn)品提升CPU的架構(gòu)性能。如果制造工藝無(wú)法在未來(lái)帶來(lái)更高的主頻,而且消費(fèi)電子的軟件并行化過(guò)程不能達(dá)到理想程度,那么每個(gè)處理器的設(shè)計(jì)都必須能有效執(zhí)行更多工作才行。更高性能的CPU設(shè)計(jì)已開(kāi)始朝更寬的指令執(zhí)行、更深流水線、亂序執(zhí)行、提升線程平行處理能力等方向發(fā)展。但在采用這些設(shè)計(jì)方法時(shí),仍須確保能滿足消費(fèi)電子產(chǎn)品對(duì)功耗和成本限制的敏感要求。為了要讓先進(jìn)CPU達(dá)到這些目標(biāo),必須具備很好的分支預(yù)測(cè)能力、更多的TLB和其他增強(qiáng)性能,才能確保執(zhí)行流水線能充分發(fā)揮作用。
這是聯(lián)網(wǎng)消費(fèi)電子產(chǎn)品應(yīng)用處理器的未來(lái)發(fā)展,這也是為什么你會(huì)看到市場(chǎng)上出現(xiàn)專為推動(dòng)下一代消費(fèi)電子SoC設(shè)計(jì)的新款內(nèi)核IP產(chǎn)品——MIPS的proAptiv 多處理內(nèi)核系列——它能為單核性能帶來(lái)顯著的提升,并同時(shí)兼顧高效率及完美平衡的微架構(gòu)優(yōu)勢(shì),將能充分滿足新一代消費(fèi)電子產(chǎn)品的處理器需求。
評(píng)論