Altera在28-nm FPGA上測試復數(shù)高性能浮點數(shù)字信號處理設計
Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復數(shù)高性能浮點數(shù)字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在Altera Stratix® V和Arria® V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。
本文引用地址:http://2s4d.com/article/138272.htmAltera的浮點DSP設計流程經過規(guī)劃,能夠快速適應可參數(shù)賦值接口的設計更改,其工作環(huán)境包括來自MathWorks的MATLAB和Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統(tǒng)HDL設計更迅速的實現(xiàn)并驗證復數(shù)浮點算法。這一設計流程非常適合設計人員在應用中采用高性能DSP,這些應用包括,雷達、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
Altera產品市場總監(jiān)Alex Grbic評論說:“Altera的浮點解決方案支持設計人員充分利用FPGA為DSP數(shù)據通路提供的強大的高性能浮點資源。通過BDTI對我們解決方案的測試,Altera打破了FPGA僅限于高性能定點處理這一傳統(tǒng)。”
對于這一研究,BDTI基準測試矩陣方程求解器采用了Cholesky和QR分解方法。矩陣求逆是雷達系統(tǒng)、多輸入多輸出(MIMO)無線系統(tǒng)以及醫(yī)療成像和很多其他DSP應用所使用的代表性處理功能。
在對Altera浮點設計流程評估中,BDTI宣布:“在一個平臺上采用統(tǒng)一的工具,Altera浮點設計流程簡化了在FPGA中實現(xiàn)復數(shù)浮點DSP算法的過程。”報告進行了補充:“通過功能集成,在算法級和FPGA級實現(xiàn)了快速開發(fā)和設計空間管理,最終減少了在設計上的投入。”
供貨信息
現(xiàn)在可以下載Altera的DSP Builder。此外,也已經開始提供Altera的Stratix V版DSP開發(fā)套件以及Arria V FPGA開發(fā)套件。
評論