新聞中心

EEPW首頁 > 網(wǎng)絡(luò)與存儲 > 設(shè)計應(yīng)用 > 基于Xilinx ISE的DDR SDRAM控制器的設(shè)計與實現(xiàn)

基于Xilinx ISE的DDR SDRAM控制器的設(shè)計與實現(xiàn)

作者:單立超,謝雪松,李超 時間:2012-02-09 來源:電子產(chǎn)品世界 收藏

  在高速信號處理系統(tǒng)中,需要緩存高速、大量的數(shù)據(jù),的選擇與應(yīng)用已成為系統(tǒng)實現(xiàn)的關(guān)鍵所在。是一種高速CMOS、動態(tài)隨機訪問,它采用雙倍數(shù)據(jù)速率結(jié)構(gòu)來完成高速操作。一個時鐘周期只能傳輸一個數(shù)據(jù)位寬的數(shù)據(jù),因此在相同的數(shù)據(jù)總線寬度和工作頻率下,的總線帶寬比DDR SDRAM的總線帶寬提高了一倍。

本文引用地址:http://2s4d.com/article/128748.htm

  DDR SDRAM控制器工作原理

  DDR SDRAM也是利用內(nèi)部電容的電荷來記憶數(shù)據(jù)信息的,但電容的電荷會隨著時間而泄露,所以要在數(shù)據(jù)信息變得難以辨認(rèn)之前完成數(shù)據(jù)刷新(更新),也即將數(shù)據(jù)讀出(但并不送到芯片管腳上)再寫入,其一般是周期性的,整個進行一次刷新的時間間隔為刷新周期。在刷新期間,不允許進行數(shù)據(jù)的讀寫操作。SDRAM的存儲體是按照行列組織的二維矩陣,而刷新操作按行進行,每次對一行的數(shù)據(jù)同時讀出、放大、整形和再寫入。根據(jù)標(biāo)準(zhǔn)規(guī)定,DDR SDRAM的每一行都必須在64ms以內(nèi)刷新一次。DDR SDRAM有自動刷新和自刷新兩種刷新模式,且在每次突發(fā)讀取時,都會自動預(yù)充電。DDR SDRAM芯片在上電后必須由一個初始化操作來配置DDR SDRAM的模式寄存器,模式寄存器的設(shè)置決定了DDR SDRAM的刷新模式。系統(tǒng)上電復(fù)位,SDRAM進入持續(xù)約200ms的初始化階段之后,首先利用PCH指令對1個或4個BANK進行預(yù)充電,然后利用REF指令進行8次自動刷新,最后利用MRS指令配置DDR SDRAM進入所需工作模式,至此初始化階段完成。其后進行數(shù)據(jù)存取操作,首先利用ACT命令打開一行(也稱行有效),然后利用RD或WR命令進行單個讀寫或突發(fā)讀寫,一行完成要用PCH指令關(guān)閉該行,開始下一行數(shù)據(jù)存取操作依次循環(huán),直至完成所有工工作。BANK激活命令后必須等待大于tCRD(SDRAM的RAS到CAS的延遲指標(biāo))時間后,發(fā)出寫命令。CL(CAS潛伏期)個工作時鐘,要向SDRAM發(fā)出預(yù)充值命令(PRECHARGE)命令,關(guān)閉已激活頁。等待tRP時間關(guān)閉已激活頁。SDRAM的基本寫操作也需要控制線和地址線相配合發(fā)出一系列命令完成。先發(fā)出激活命令(ACTIVE),并鎖存相應(yīng)BANK地址(BA0,BA1)和行地址(A0~A12給出)BANK激活命令必須大于tRCD的時間后,發(fā)出寫命令字寫命令可以立即寫入,需寫入數(shù)據(jù)據(jù)依次送到DQ(數(shù)據(jù)線)上。在最后一個數(shù)據(jù)寫入后延遲tWR時間。發(fā)出預(yù)充值命令,關(guān)閉已激活頁。等待tRP時間后,可以展開下一次操作。寫操作分為突發(fā)寫和非突發(fā)寫兩種。突發(fā)長度同讀操作。寫操作控制時序如圖1所示,讀操作所等待的時鐘個數(shù)由tRCD、tRP、tWR的最小值和工作周期決定。

存儲器相關(guān)文章:存儲器原理


電荷放大器相關(guān)文章:電荷放大器原理


關(guān)鍵詞: 存儲器 DDR SDRAM

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉