新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Tensilica實現(xiàn)對Synopsys和Cadence支持

Tensilica實現(xiàn)對Synopsys和Cadence支持

——
作者: 時間:2006-01-30 來源: 收藏
Ò宣布增加了自動可配置處理器內核的設計方法學以面對90納米工藝下普通集成電路設計的挑戰(zhàn)。這些增加和Synosys工具的最新能力,包括自動生成物理設計流程腳本,自動輸入用戶定義的功耗結構以及串繞分析。
利用的Power Compiler™的低功耗優(yōu)化能力,同時在Xtensa LX內核和所有設計者自定義的擴展功能中自動的插入精細度時鐘門控,從而降低動態(tài)功耗。新自動生成的Xtensa布線腳本可以自動的將設計者自定義的功耗結構輸入到布線工具中去,同時也可以自動的將電氣參數(shù)從特定工具的工藝文件輸入到更好的寄生效應模型中減小寄生效應對決定所有深亞微米技術的信號延遲的互連線的影響。
串繞的避免和時鐘歪斜/插入是90納米工藝下關鍵的設計要求。的新腳本能夠自動的用來做串繞分析的CeltIC工具。在的Astro和的SoC Encounter中的布圖布線工具中,Tensilica的新腳本通過使用“有用歪斜模式(useful skew modes)”來實現(xiàn)最大時鐘速率。


評論


相關推薦

技術專區(qū)

關閉