vhdl-cpld 文章 最新資訊
CPLD在通信數據傳輸中的應用
- 摘要:提出了一種利用CPLD有效解決通信數據傳輸問題的方案,詳細分析了CPLD在系統(tǒng)中的作用、工作原理和設計方法,并給出仿真以及實測結果,結果證實了此種方案的可行性和優(yōu)越性。 關鍵詞:CPLD 雙口RAM 數據傳輸 OMAP AD9861 1 概述 隨著大規(guī)模集成電路和單片機的迅速發(fā)展,復雜可編程邏輯器件(CPLD)具有使用靈活、可靠性高、功能強大的優(yōu)點,在電子產品設計中得到了廣泛的應用。CPLD可實現在系統(tǒng)編程,重復多次,而且還兼容IEEE1
- 關鍵字: 通訊 無線 網絡 嵌入式系統(tǒng) 單片機 CPLD 雙口RAM 數據傳輸 OMAP AD9861
基于CPLD的LED點陣顯示控制器
- 在系統(tǒng)可編程技術(ISP—In System Programming)及其在系統(tǒng)可編程系列器件,是90年代迅速發(fā)展起來的一種新技術和新器件。 現場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設計方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關系,可直接對安裝在目標板上的器件編程。它易學、易用、簡化了系統(tǒng)設計,減小了系統(tǒng)規(guī)模,縮短設計周期,降低了生產設計成本,從而給電子產品的設計和生產帶來了革命性的變化。 1、系統(tǒng)結構
- 關鍵字: 工業(yè)控制 FPGA CPLD LED 伺服控制
SDRAM通用控制器的FPGA模塊化設計
- 摘要: 介紹了一種SDRAM通用控制器的FPGA模塊化解決方案。關鍵詞: SDRAM控制器;FPGA;VHDL;狀態(tài)機;仲裁機制 引言同步動態(tài)隨機存儲器(SDRAM),在同一個CPU時鐘周期內即可完成數據的訪問和刷新,其數據傳輸速度遠遠大于傳統(tǒng)的數據存儲器(DRAM),被廣泛的應用于高速數據傳輸系統(tǒng)中?;贔PGA的SDRAM控制器,以其可靠性高、可移植性強、易于集成的特點,已逐漸取代了以往的專用控制器芯片而成為主流解決方案。然而,SDRAM復雜的控制邏輯和要求嚴格的時序,成為開發(fā)過
- 關鍵字: 消費電子 SDRAM控制器 FPGA VHDL 0708_A 雜志_設計天地 工業(yè)控制
PowerPC和Dallas的時鐘芯片接口設計
- 摘要:分析摩托羅位的PowerPC系列處理器和Dallas的實時時鐘芯片的時序,并詳細給出一種較為實用的接口設計方法。 關鍵詞:實時時鐘 CPLD PowerPC 地址/數據復用 在通信領域,摩托羅位的PowerPC(如MPC850、MPC860、MPC8260等)的應用越來越廣泛。由于這些嵌入式CPU上集成著豐富的通信資源(如快速以太網接口、多個串口等),而且有較高的運行速度和較低的價位,故在一些遠程測控領域的應用也越來越多。同時在許多系統(tǒng)中都需要實時
- 關鍵字: 實時時鐘 CPLD PowerPC 地址/數據復用 MCU和嵌入式微處理器
基于CPLD/FPGA的出租車計費器系統(tǒng)的設計實現
- 1 引言 隨著EDA技術的發(fā)展及大規(guī)??删幊踢壿嬈骷﨏PLD/FPGA的出現,電子系統(tǒng)的設計技術和工具發(fā)生了巨大的變化,通過EDA技術對CPLD/FP-GA編程開發(fā)產品,不僅成本低、周期短、可靠性高,而且可隨時在系統(tǒng)中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車計費器系統(tǒng)。 2 系統(tǒng)總體結構 基于CPLD的出租車計費器的組成如圖1所示。各部分主要功能包括:信號輸入模塊對車輪傳感器傳送的脈沖信號進行計數(
- 關鍵字: 嵌入式系統(tǒng) 單片機 CPLD FPGA 計費器 嵌入式
基于CPLD的PSK系統(tǒng)設計
- 1 引言 現代通信系統(tǒng)要求通信距離遠、通信容量大、傳輸質量好。作為其關鍵技術之一的調制解調技術一直是人們研究的一個重要方向[5]。從模擬調制到數字調制,從二進制發(fā)展到多進制調制,雖然調制方式多種多樣,但都是朝著使通信系統(tǒng)更高速、更可靠的方向發(fā)展。一個系統(tǒng)的通信質量,很大程度上依賴于所采用的調制方式。因此,對調制方式的研究,將直接決定著通信系統(tǒng)質量的好壞[1]。 復雜可編程邏輯器件(CPLD)結合了專用集成電路和DSP的優(yōu)勢,既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD的數字調
- 關鍵字: 嵌入式系統(tǒng) 單片機 CPLD PSK 調制解調 VHDL 嵌入式
CPLD與絕對式編碼器高速通信在高精度高速伺服單元中的應用
- 摘要: 本文論述高精高速伺服單元中的CPLD與高精度的絕對式編碼器之間如何實現高速通信。關鍵詞: CPLD;絕對式編碼器;通信 引言目前國內數控機床中的伺服電機一般都是配套增量式編碼器,而增量式編碼器的精度并不太高且輸出的是并行信號,欲提高其精度就必然要增大編碼器的設計難度和增多并行信號的輸出,這樣就不利于伺服單元與編碼器的長距離通信。而采用絕對式編碼器,除了其精度比增量式編碼器高幾倍以外,其信號的輸入輸出都采用高速串行通信,節(jié)省了通信線路便于長距離的通信。在編碼器的另一端,采用CP
- 關鍵字: 嵌入式系統(tǒng) 單片機 0707_A 雜志_設計天地 CPLD 絕對式編碼器 通信
vhdl-cpld介紹
您好,目前還沒有人創(chuàng)建詞條vhdl-cpld!
歡迎您創(chuàng)建該詞條,闡述對vhdl-cpld的理解,并與今后在此搜索vhdl-cpld的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對vhdl-cpld的理解,并與今后在此搜索vhdl-cpld的朋友們分享。 創(chuàng)建詞條