基于CPLD的LED點陣顯示控制器
現(xiàn)場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關(guān)系,可直接對安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡化了系統(tǒng)設(shè)計,減小了系統(tǒng)規(guī)模,縮短設(shè)計周期,降低了生產(chǎn)設(shè)計成本,從而給電子產(chǎn)品的設(shè)計和生產(chǎn)帶來了革命性的變化。
1、系統(tǒng)結(jié)構(gòu)及工作原理
LED點陣顯示控制的傳統(tǒng)方式是采用單片機(jī)或系統(tǒng)機(jī)作為CPU來實現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時,由于單片機(jī)的輸入/輸出端口(I/O)有限,采用此方式的成本將大大增加,系統(tǒng)和程序的設(shè)計難度也急劇增加;而且,當(dāng)系統(tǒng)完成后修改、改變顯示方式或擴(kuò)展時,所需改動的地方比較大,甚至有可能需要重新設(shè)計;另外,在以顯示為主的系統(tǒng)中,單片機(jī)的運算和控制等主要功能的利用率很低,單片機(jī)的優(yōu)勢得不到發(fā)揮,相當(dāng)于很大得資源浪費。如果采用現(xiàn)場可編程邏輯器件作為CPU來設(shè)計控制器,選擇合適的器件,
豐富的I/O口、內(nèi)部邏輯和連線資源,采用自頂而下的模塊化設(shè)計方法,可以方便地設(shè)計整個顯示系統(tǒng)。
由于PLD器件的外圍器件很少,且可以利用PLD的編程端口(可復(fù)用)進(jìn)行在系統(tǒng)編程,使得系統(tǒng)的修改、顯示方式的改變和擴(kuò)展都變的非常簡單、方便。
本系統(tǒng)采用單個16
評論