首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vhdl-cpld

基于DSP芯片和CPLD的剎車控制系統(tǒng)設計

  • 本文在硬件電路設計上采用DSP 芯片和外圍電路構成速度捕獲電路,電機驅動控制器采用微控制芯片和外圍電路構成了電流采樣、過流保護、壓力調節(jié)等電路,利用CPLD實現無刷直流電機的轉子位置信號的邏輯換相。在軟件設計上
  • 關鍵字: CPLD  DSP  芯片  剎車    

用CPLD實現嵌入式平臺上的實時圖像增強

  • 用CPLD實現嵌入式平臺上的實時圖像增強, 提出了在嵌入式平臺上用CPLD實現實時圖像增強算法的解決方案,并加以實現#65377;重點討論了經過改進的圖像增強算法以及使用CPLD實現的具體方法,介紹了所采用的嵌入式平臺的總體結構#65377;

    通常,在擁有DSP或
  • 關鍵字: DSP  CPLD  FPGA  

基于CPLD的片內環(huán)形振蕩器的設計方案

  • 本文介紹一種通用的基于CPLD的片內振蕩器設計方法,它基于環(huán)形振蕩器原理,只占用片上普通邏輯資源(LE),無需...
  • 關鍵字: CPLD  環(huán)形振蕩器  SoC  

CPLD在基于PCI總線的功率模塊設計中的應用

  •  1 引言  在機電一體化控制系統(tǒng)中,直流電機常用于控制系統(tǒng)的執(zhí)行器,是電機控制的重要部分,能按照處理器指令驅動電機運轉實現電機控制。目前直流電機PWM(pulse width modulation,脈寬調制)驅動控制方式應用最為
  • 關鍵字: CPLD  PCI  總線  功率模塊    

基于CPLD的模數轉換組合研究

  • 1引言  

    A/D轉換組合是雷達目標諸元數據轉換、傳輸的核心部件,一旦出現故障,目標信號將無法傳送到信息處理中心進行處理,從而導致雷達主要功能失效。某設備的A/D轉換設備結構復雜,可靠性差,可維修性差,故障
  • 關鍵字: CPLD  模數轉換  組合    

基于CPLD的DSP人機接口模塊設計

  • 基于CPLD的DSP人機接口模塊設計,  CPLD(Complex programmable Logic Device,復雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點?! ≡诔咚兕I域和實時測控方面有非常廣泛的應用,
  • 關鍵字: 模塊  設計  接口  人機  CPLD  DSP  基于  

基于比時法的晶振頻率測量建模與分析

采用CPLD的MAX1032采樣控制的實現方法

  • 采用CPLD的MAX1032采樣控制的實現方法,0 引言
    本文主要介紹MAX1032采樣芯片以及使用CPLD對MAX1032采樣進行控制的方法。事實上,雖然微控制器也能對MAX1032進行方便的控制,但使用CPLD來控制系統(tǒng)外圍設備,可以節(jié)省微控制器的資源,減輕其負擔,同時可
  • 關鍵字: 實現  方法  控制  采樣  CPLD  MAX1032  采用  

基于CPLD的片內環(huán)形振蕩器的設計方案

  • 基于CPLD的片內環(huán)形振蕩器的設計方案,本文介紹一種通用的基于CPLD的片內振蕩器設計方法,它基于環(huán)形振蕩器原理,只占用片上普通邏輯資源(LE),無需使用專用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率;振蕩頻率可在一定范圍內調整,振蕩輸出
  • 關鍵字: 設計  方案  振蕩器  內環(huán)  CPLD  基于  

基于可編程芯片的軟件無線電試驗平臺的設計

  • 摘要:介紹了軟件無線電的思想和結構,提出了一種實現軟件無線電試驗平臺的設計方案,隨后對各個模塊進行了分析。整個試驗平臺可以根據用戶的需求產生各種調制制式的中頻信號;也可以接收各種中頻信號,并變頻成基
  • 關鍵字: CPLD   無線  

基于MAX II CPLD 的LCD控制器設計

  • 摘要:采用MAX II系列CPLD器件來實現LCD控制器。由于MAX II CPLD是唯一具有用戶閃存(UFM)的CPLD,因此用一片CPLD 芯片就可完成LCD全部的時序控制、顯示控制等功能,這樣無需再加入其它的接口器件,使微處理器和LCD顯示
  • 關鍵字: CPLD   LCD  

MAX1032結合CPLD的應用

  • 介紹了14位ADC采樣芯片MAX1032的特性及工作原理,結合CPLD,給出MAX1032使用外部時鐘模式由CPLD控制采樣和存儲結果應用方案及CPLD的邏輯設計方法。本方案適用于工業(yè)控制,自動測試,數據采集等領域。文中同時給出了使用Verilog編寫的CPLD代碼及主要原理圖。
  • 關鍵字: 1032  CPLD  MAX    

FPGA/CPLD設計思想與技巧

  • FPGA/CPLD設計思想與技巧,  本文討論的四種常用FPGA/CPLD設計思想與技巧:乒乓操作、串并轉換、流水線操作、數據接口同步化,都是FPGA/CPLD邏輯設計的內在規(guī)律的體現,合理地采用這些設計思想能在FPGA/CPLD設計工作中取得事半功倍的效果?!?/li>
  • 關鍵字: 技巧  設計思想  FPGA/CPLD  

基于ARM7和CPLD的數字公交站亭系統(tǒng)設計

  • 基于ARM7和CPLD的數字公交站亭系統(tǒng)設計, 摘要:提出了一種基于ARM7 和CPLD 架構的數字公交站亭系統(tǒng)。系統(tǒng)通過GPRS 模塊與公交控制中心實時通信,使用CA 認證保證通信的安全性,采用兩塊SRAM 組成具有“乒乓邏輯”的高速緩存確保顯示數據的連續(xù)性
  • 關鍵字: ARM  DSP  CPLD  
共994條 43/67 |‹ « 41 42 43 44 45 46 47 48 49 50 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473