首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> vhdl-cpld

基于DSP實(shí)現(xiàn)的PWM整流回饋系統(tǒng)的設(shè)計(jì)

  • 基于DSP實(shí)現(xiàn)的PWM整流回饋系統(tǒng)的設(shè)計(jì), 摘 要:本文主要介紹了基于DSP實(shí)現(xiàn)的PWM整流回饋系統(tǒng)的設(shè)計(jì)。該設(shè)計(jì)可以做到輸入電流正弦、單位功率因數(shù)、直流母線電壓輸出穩(wěn)定,具有良好的動(dòng)態(tài)性能并可實(shí)現(xiàn)能量的雙向流動(dòng)(即四象限運(yùn)行),最終給出實(shí)驗(yàn)波形,
  • 關(guān)鍵字: DSP  控制器  模擬  信號(hào)采集  CPLD  

基于CPLD和AD9857的數(shù)字化多模式調(diào)制單元設(shè)計(jì)

  • 摘要: 介紹了一種跟蹤雷達(dá)數(shù)字化多模式調(diào)制單元的設(shè)計(jì)方案, 給出了使用CPLD和DDS芯片AD9857 (數(shù)字正交上變頻器) 來生成調(diào)制信號(hào)的實(shí)現(xiàn)方法, 同時(shí)以脈內(nèi)相位編碼信號(hào)和非線性調(diào)頻信號(hào)為例, 給出了其軟件實(shí)現(xiàn)方法,
  • 關(guān)鍵字: CPLD  9857  AD  數(shù)字化    

面向超低功耗設(shè)計(jì)的微控制器功效優(yōu)化方案

基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統(tǒng)設(shè)計(jì)

基于PCI接口芯片外擴(kuò)FIFO的FPGA實(shí)現(xiàn)

基于FPGA的MIII總線與RS422通信協(xié)議轉(zhuǎn)換板的設(shè)計(jì)

FPGA設(shè)計(jì)工具淺談

FPGA硬件電路的調(diào)試

基于CPLD的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

  • 摘要:隨著數(shù)字化生活的到來,數(shù)據(jù)采集系統(tǒng)在日常生活中的應(yīng)用越來越顯著。模擬信號(hào)和數(shù)字信號(hào)之間的轉(zhuǎn)換已成為計(jì)算機(jī)控制系統(tǒng)中不可缺少的環(huán)節(jié)。較傳統(tǒng)數(shù)據(jù)采集系統(tǒng),以可編程邏輯器件實(shí)現(xiàn)的數(shù)據(jù)采集系統(tǒng)具有時(shí)鐘頻
  • 關(guān)鍵字: CPLD  多路數(shù)據(jù)采集  系統(tǒng)    

一種基于CPLD的QDPSK調(diào)制解調(diào)電路設(shè)計(jì)

  • 為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對(duì)移相(QDPSK)信號(hào)調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計(jì)了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUS II軟件平臺(tái)上,進(jìn)行了編譯和波形仿真。綜合后下載到復(fù)雜可編程邏輯器件EPM7128SLC84-15中,測(cè)試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達(dá)到了預(yù)期的設(shè)計(jì)要求。
  • 關(guān)鍵字: cpld  

基于CPLD的高分辨率AD轉(zhuǎn)換電路設(shè)計(jì)

  • 本次設(shè)計(jì)應(yīng)用V /F轉(zhuǎn)換器實(shí)現(xiàn)高分辨率AD轉(zhuǎn)換,具有較高的滿刻度頻率響應(yīng)、低功耗和較低的非線性度等特點(diǎn),廣泛應(yīng)用于儀器儀表對(duì)溫度的控制中,滿足對(duì)設(shè)定溫度控制穩(wěn)定性的要求。在系統(tǒng)設(shè)計(jì)中采用CPLD實(shí)現(xiàn)頻率計(jì)數(shù)功能,是數(shù)字系統(tǒng)精確測(cè)量頻率一種方法:在采樣時(shí)間內(nèi)同時(shí)對(duì)標(biāo)準(zhǔn)頻率信號(hào)和被測(cè)頻率信號(hào)計(jì)數(shù)。采樣完成后,把二者的計(jì)數(shù)值相比,再乘以標(biāo)準(zhǔn)頻率就可以得到被測(cè)頻率的精確值。
  • 關(guān)鍵字: CPLD  AD轉(zhuǎn)換  高分辨率  電路設(shè)計(jì)    

基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),1 引言  數(shù)據(jù)采集系統(tǒng)是通信與信息技術(shù)領(lǐng)域中重要的功能模塊,應(yīng)用廣泛。而傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大多以單片機(jī)或中規(guī)模數(shù)字電路為核心,其模數(shù)轉(zhuǎn)換器(A/D轉(zhuǎn)換器)采樣速率較低。顯然傳統(tǒng)數(shù)據(jù)采集系統(tǒng)不能完全滿足高速
  • 關(guān)鍵字: DSP  數(shù)據(jù)  采集  CPLD  USB  

DSP和CPLD的空間瞬態(tài)光輻射信號(hào)實(shí)時(shí)探測(cè)研究

  • 摘要:探測(cè)系統(tǒng)對(duì)輸入的空間瞬態(tài)光輻射信號(hào)進(jìn)行實(shí)時(shí)識(shí)別處理,反演估算出空間瞬態(tài)信號(hào)能量大小并報(bào)告發(fā)生時(shí)刻。采用dsp+cpld的數(shù)字處理方案,利用dsp的高速數(shù)字信號(hào)處理特性及cold的復(fù)雜邏輯可編程特性,可實(shí)現(xiàn)對(duì)
  • 關(guān)鍵字: CPLD  DSP  空間瞬態(tài)  光輻射    

基于DSP 的高速信號(hào)采集系統(tǒng)設(shè)計(jì)

  • 基于DSP 的高速信號(hào)采集系統(tǒng)設(shè)計(jì), 1 引言

    數(shù)據(jù)采集技術(shù)是一項(xiàng)基本的實(shí)用性技術(shù),已被廣泛地應(yīng)用于測(cè)量、檢測(cè)、控制、診斷等各個(gè)領(lǐng)域。隨著電子技術(shù), 計(jì)算機(jī)技術(shù)和通信技術(shù)的迅猛發(fā)展, 國(guó)內(nèi)外用數(shù)字信號(hào)處理的辦法檢測(cè), 采集, 分析, 處理各種數(shù)據(jù)
  • 關(guān)鍵字: DSP  信號(hào)  采集  CPLD  

自動(dòng)售貨機(jī)控制模塊VHDL程序設(shè)計(jì)及FPGA實(shí)現(xiàn)

  • 近年來,隨著集成電路技術(shù)的迅猛發(fā)展,特別是可編程邏輯器件的高速發(fā)展,EDA(ElectronicDesignAutomatio...
  • 關(guān)鍵字: EDA  FPGA  VHDL  Quartus  
共994條 41/67 |‹ « 39 40 41 42 43 44 45 46 47 48 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473