首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> siemens eda

Altium 發(fā)布年報 業(yè)務強勁增長

  •   日前,Altium 有限公司公布了截止2007 年6 月30 日財政年度的全年財務報告。   Altium 本財政年度結(jié)余現(xiàn)金10,700,000 澳元,增長68% ,收入增長18% ,銷售業(yè)績增長26%。因此,Altium 提議以每股縮減資本6 分的形式回報股東,待即將召開的公司年度股東大會批準后執(zhí)行。 突出業(yè)績• 2006/ 7 財政年度,以當?shù)刎泿艦閱挝?,銷售業(yè)績增長31% ;以澳元為單位,銷售業(yè)績增長26% ,達到57,527,000 澳元。• 2006/7 財政年
  • 關鍵字: Altium  年報  EDA  IC設計  

芯片設計新趨勢 內(nèi)核連接技術漸顯重要性

  •     阿加瓦表示,如果要生產(chǎn)集成有大量內(nèi)核的處理器,就必須解決如何相互連接各個內(nèi)核的問題。      對這一問題多年的研究催生了Tilera。Tilera已經(jīng)開發(fā)出整合有64個內(nèi)核、支持高速網(wǎng)絡連接的芯片,各個內(nèi)核間的數(shù)據(jù)傳輸速率將能夠達到32Tbps。     Tilera表示,其名為Tile64的芯片能夠提供相當于至強芯片10倍的性能,而能耗則要低得多。Tile
  • 關鍵字: 嵌入式系統(tǒng)  單片機  芯片設計  EDA  IC設計  

IC設計轉(zhuǎn)攻應用處理器

  •   手機多媒體功能年年翻新,從幾年前的和弦音、攝像頭,再到這兩年的MP3和MP4。而今年,多數(shù)廠家認為與大屏幕顯示有關的多媒體應用將成為主流趨勢。隨著技術發(fā)展,許多多媒體功能,如視頻下載、視頻分享、電子商務、Java游戲?qū)⒃絹碓狡占?。由于手機多媒體功能種類繁多,發(fā)展變化速度極快,手機設計者希望采用功能可以擴展,能夠保護原有投資的設計方案,這使得基帶+應用處理器解決方案受到青睞。而專攻多媒體技術的本土芯片設計企業(yè)也紛紛瞄準應用處理器產(chǎn)品,陸續(xù)推出整套方案。   手機設計企業(yè)尋求可拓展方案   目前,手機
  • 關鍵字: IC設計  EDA  IC設計  

國內(nèi)IC設計要選好市場切入點

  • 對于中國的電子產(chǎn)業(yè)來說,最務實的發(fā)展不外乎大量優(yōu)秀本土IC設計公司的成長與壯大。然而,目前國內(nèi)大多數(shù)IC設計公司還沒有走出襁褓,依然缺乏足夠頑強的生命力,并非許多IC設計公司的技術不夠先進,更重要的是沒有找到適合自己的市場切入點。雄心壯志,每個創(chuàng)業(yè)者總是為自己的未來勾畫了美好的藍圖,但如何一步一步擁抱夢想?yún)s難住了大多數(shù)人。許多IC設計創(chuàng)業(yè)者總是希望能用最先進的芯片快速占領市場,殊不知走進了一條無底深淵。從經(jīng)濟實力到科技實力,甚至是市場渠道,國際廠商早已經(jīng)擁有高端芯片市場的絕對優(yōu)勢,如果把創(chuàng)業(yè)初期的成敗寄托
  • 關鍵字: 0706_A  雜志_業(yè)界風云  嵌入式系統(tǒng)  單片機  EDA  IC設計  

IP業(yè)務模式已遭到破壞 EDA產(chǎn)業(yè)面臨挑戰(zhàn)

  •  MosaidTechnologies公司半導體IP部副總裁MikeKaskowitz近日表示,IP業(yè)務現(xiàn)“已遭到破壞”,需要加以鞏固從而更好地為用戶服務。  Kaskowitz表示,“從IP的層面看,我們的生態(tài)系統(tǒng)已經(jīng)遭到破壞,開發(fā)IP的成本非常昂貴,然而對于不合格的供應商而言,入行門檻卻非常低。因此其價值正由這些低端供應商確定,而與制造品質(zhì)IP的實際價值相背離。”  Kaskowitz是前MentorGraphics公司和VSIA聯(lián)盟的管理人員,他在第
  • 關鍵字: EDA  IC設計  

探秘IC設計產(chǎn)業(yè)之三:在雄心壯志中迷茫

  • ?????中國人自古崇尚胸懷壯志,而大國崛起之風自然吹過IC設計產(chǎn)業(yè)。可以說,中國人自從決心搞芯片的那天起,就從沒有放棄過對“芯”的熱捧,特別是對能達到國際先進水平的“芯”的崇拜幾乎達到無以復加的地步。? ????事實總是捉弄滿懷熱情的人,當我們?yōu)橐活w顆芯的出現(xiàn)而擊掌相慶之際卻無法回避這樣的殘酷:樣品好出成本難產(chǎn)。在一個個國家重點支持的流產(chǎn)項目背后,我們看到的是IC設計行業(yè)真實的差距,同樣還有那如大煉鋼鐵
  • 關鍵字: IC設計  創(chuàng)業(yè)  商業(yè)模式  EDA  IC設計  

安捷倫推出的GENESYS 2007 EDA軟件

  • 安捷倫科技公司日前宣布,GENESYS電子設計自動化(EDA)軟件的全新主要版本――GENESYS 2007已經(jīng)開始發(fā)運。GENESYS 2007包括一種全新的設計功能――LiveReport,通過更簡明的用戶界面和自動執(zhí)行文檔處理功能,使射頻與微波元器件和子系統(tǒng)的設計者能夠方便地進行通信和重復使用以前的設計。  LiveReport能夠幫助設計人員克服大型、多重設計項目的復雜性。它將示意圖、布局圖、曲線圖和方程式的實時視圖捕獲到一個互交文檔中。通過點擊LiveReport頁
  • 關鍵字: 2007  EDA  GENESYS  安捷倫  消費電子  EDA  IC設計  消費電子  

IC設計行業(yè)經(jīng)典書籍

  • No.1  Writing Testbenches, Functional Verification of HDL Models by Janick Bergeron   本書主要以HDL(verilog/vhdl)為例,詳細講述了在IC DESIGN FLOW中Verification 以及Test的設計思想、方法和技巧,涵概了測試的各個方面,是目前進行IC設計的同仁們最為推薦的一本寶典??!   作者的個人網(wǎng)頁有詳細的介紹: http://www.janick.bergeron.co
  • 關鍵字: IC設計    EDA  IC設計  

透析臺灣半導體產(chǎn)業(yè)職位需求 IC設計等三大崗位最為“吃香”

  •  中國臺灣地區(qū)半導體產(chǎn)業(yè)在上下游垂直專業(yè)分工的策略推動下,產(chǎn)業(yè)規(guī)模不斷擴充,漸臻至成熟。預期2007~2009年景氣持平發(fā)展的情境下,新增需求人數(shù)分別為13,600、16,700、5,500人,三年共計3萬5,800人。其中以IC設計工程師、工藝工程師、設備工程師等職務需求最大。         根據(jù)工研院IEK調(diào)查,中國臺灣地區(qū)IC設計產(chǎn)業(yè)蓬勃發(fā)展,家數(shù)與產(chǎn)值皆僅次于美國;IC制造業(yè)更靠著晶圓雙雄在全球持續(xù)雄霸;下游的封
  • 關鍵字: IC設計  半導體  EDA  IC設計  

SYNPLICITY推出面向ASIC設計綜合引擎DSP ASIC版軟件

  • SYNPLICITY 公司日前宣布推出最新 Synplify DSP ASIC版,進一步豐富了其旗下的 ESL 軟件系列。在該公司致力于提供各種技術獨立的解決方案這一發(fā)展戰(zhàn)略的引導下,新型 Synplify® DSP ASIC 版軟件將幫助用戶根據(jù)算法級設計的要求自動開發(fā)高質(zhì)量 RTL 代碼,以適應 FPGA 或 ASIC 器件的需求。 S
  • 關鍵字: ASIC  DSP  SYNPLICITY  消費電子  EDA  IC設計  消費電子  

各種EDA工具

  •   模擬/數(shù).?;旌闲盘?電路設計EDA工具 分類 產(chǎn)品名 制造商 模擬電路Simulator(仿真工具) T-Spice Pro 美國 Tanner Research公司 SmartSpice 美國 Silvaco International公司 Eldo 美國 Mentor Graphics公司 混合信號□Simulator(仿真工具) ICAP/4 美國 intusoft公司 混合信號□Simulat
  • 關鍵字: EDA  EDA  IC設計  

數(shù)字IC設計平臺的最新軟件版本

  • CADENCE發(fā)布了Cadence Encounter 數(shù)字IC設計平臺的最新軟件版本,增加了業(yè)內(nèi)領先的功能特性,包括全芯片優(yōu)化、面向65納米及以下工藝的超大規(guī)?;旌闲盘栐O計支持,具有對角布線能力的Encounter X Interconnect Option,以及之前已經(jīng)公布支持的基于Si2通用功率格式(CPF)1.0版本的低功耗設計。新平臺提供了L、XL和GXL三種配置,為先進半導體設計提供更佳的易用性,更短的設計時間以及更高的性能。 “最新版本Enc
  • 關鍵字: CADENCE  DFM  ENCOUNTER  電源技術  模擬技術  EDA  IC設計  

Cadence發(fā)布Cadence Encounter數(shù)字IC設計平臺最新版

  •   Cadence設計系統(tǒng)公司發(fā)布Cadence Encounter® 數(shù)字IC設計平臺的最新軟件版本,增加了業(yè)內(nèi)領先的功能特性,包括全芯片優(yōu)化、面向65納米及以下工藝的超大規(guī)?;旌闲盘栐O計支持,具有對角布線能力的Encounter X Interconnect Option,以及之前已經(jīng)公布支持的基于Si2通用功率格式(CPF)1.0版本的低功耗設計。新平臺提供了L、XL和GXL三種配置,為先進半導體設計提供更佳的易用性,更短的設計時間以及更高的性能。   “最新版本Encounter平臺的發(fā)
  • 關鍵字: Cadence  IC設計  單片機  嵌入式系統(tǒng)  EDA  IC設計  

全球TOP50 IC設計書

  • Application-Specific Integrated Circuits (ASICs... the book) Michael John Sebastian Smith 06/1997  Bit-Slice Design: Controllers and ALUs Donnamaie E. White 07
  • 關鍵字: IC設計  EDA  IC設計  

Siloti VE時序仿真提升IC設計生產(chǎn)力

  • Springsoft,近期宣布旗下關系企業(yè)美國Novas公司推出全新精確時序仿真再生技術~ Siloti Replay 模塊,此功能是屬于Siloti信號能見度增強系統(tǒng)Sim VE (Visibility Enhancement) 的附加模塊。這項正在申請專利中的新技術可提高芯片仿真過程中所發(fā)生時序問題的偵錯及修復效率。相較于傳統(tǒng)仿真方式,此技術有效提升仿真速度并節(jié)省十倍以上的文件存取空間,同時提供芯片偵錯過程中,偵錯系統(tǒng)所需的精確時序信息。 門級電路(gate level)的時序仿真至今仍是芯片驗證
  • 關鍵字: Siloti  VE  測量  測試  單片機  嵌入式系統(tǒng)  EDA  IC設計  
共707條 38/48 |‹ « 36 37 38 39 40 41 42 43 44 45 » ›|

siemens eda介紹

您好,目前還沒有人創(chuàng)建詞條siemens eda!
歡迎您創(chuàng)建該詞條,闡述對siemens eda的理解,并與今后在此搜索siemens eda的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473