EEPW首頁(yè) >>
主題列表 >>
rf-fpga
rf-fpga 文章 進(jìn)入rf-fpga技術(shù)社區(qū)
混合信號(hào)IC──復(fù)雜電源管理組件的設(shè)計(jì)挑戰(zhàn)及解決方案

- 隨著系統(tǒng)內(nèi)電源數(shù)量的增多,為了確保其安全、經(jīng)濟(jì)、持續(xù)和正常的工作,對(duì)電源軌進(jìn)行監(jiān)測(cè)和控制變得非常重要,特別是在使用微處理器時(shí)。確定電壓軌是否處于工作范圍內(nèi),以及該電壓相對(duì)于其它電壓軌是否按照正確的時(shí)序上電或斷電,這些對(duì)于系統(tǒng)執(zhí)行的可靠性和安全性來(lái)說(shuō)都是至關(guān)重要的。例如FPGA,在向組件提供5V I/O(輸入/輸出)電壓之前,必須先施加3.3V的核心電壓,并持續(xù)至少20ms,以避免組件上電時(shí)受到損壞。對(duì)于系統(tǒng)的可靠性來(lái)說(shuō),滿足這樣的時(shí)序要求就像要保證組件在規(guī)定的電源電壓和溫度范圍內(nèi)工作一樣至關(guān)重要。
- 關(guān)鍵字: FPGA DSP
手機(jī)RF和混合信號(hào)集成設(shè)計(jì)

- 一直以來(lái),蜂窩電話都使用超外差接收器和發(fā)射器。但是,隨著對(duì)包含多標(biāo)準(zhǔn)(GSM、cdma2000和W-CDMA)的多模終端的需求不斷增長(zhǎng),直接轉(zhuǎn)換接收器和發(fā)射器架構(gòu)變得日趨流行。在過(guò)去十年中,集成電路技術(shù)取得長(zhǎng)足發(fā)展,使得在單一芯片上集成各種不同的RF、混合信號(hào)和基帶處理功能成為可能。 一個(gè)典型的蜂窩收發(fā)器(見(jiàn)圖)包括RF前端、混合信號(hào)部分和實(shí)際的基帶處理部分。就接收器而言,通常的架構(gòu)選擇包括直接轉(zhuǎn)換到直流、極低中頻(IF)和直接采樣。直接轉(zhuǎn)換到直流的方法會(huì)受直流偏移和低頻噪音干擾,而低IF可以減
- 關(guān)鍵字: RF 混合信號(hào)
混合信號(hào)FPGA實(shí)現(xiàn)真正單芯片SOC

- 要實(shí)現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計(jì)理由很簡(jiǎn)單,因?yàn)檫@樣就能將材料成本、部件庫(kù)存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時(shí)也有助于提高對(duì)知識(shí)產(chǎn)權(quán)的保護(hù)。如果一項(xiàng)設(shè)計(jì)功能的精髓能夠深植于單一芯片上,將會(huì)大大增加第三方取得這項(xiàng)設(shè)計(jì)的困難度。 單芯片系統(tǒng)對(duì)嵌入式系統(tǒng)設(shè)計(jì)師來(lái)說(shuō),往往會(huì)隨著其面對(duì)的不同的系統(tǒng)設(shè)計(jì)而各有不同。例如,在龐大的娛樂(lè)或通信消費(fèi)產(chǎn)品市場(chǎng)中,SoC意味著一顆具有數(shù)百萬(wàn)邏輯門的集成電路(IC),其中包含許多大型定制邏輯模塊,并有將芯片的數(shù)字處
- 關(guān)鍵字: FPGA SOC
RF和混合信號(hào)設(shè)計(jì)的藝術(shù)與科學(xué)
- 在過(guò)去的幾十年中,混合信號(hào)集成電路(IC)設(shè)計(jì)一直是半導(dǎo)體行業(yè)最令人興奮、且在技術(shù)上最具挑戰(zhàn)的設(shè)計(jì)之一。在這期間,盡管半導(dǎo)體行業(yè)取得了不少的進(jìn)步,但是一個(gè)永恒不變的需求是保證我們所處的模擬世界能夠與可運(yùn)算的數(shù)字世界實(shí)現(xiàn)無(wú)縫對(duì)接,當(dāng)前無(wú)處不在的移動(dòng)環(huán)境和迅速崛起的物聯(lián)網(wǎng)(IoT)“再創(chuàng)新”的要求尤為如此。 當(dāng)今全球半導(dǎo)體的市場(chǎng)份額約為3,200億美元,數(shù)字和存儲(chǔ)器IC約占這個(gè)市場(chǎng)的三分之二。摩爾定律(Moore‘s Law)和先進(jìn)的CMOS處理技術(shù)驅(qū)動(dòng)著這些IC
- 關(guān)鍵字: RF 混合信號(hào)
Mentor Graphics 宣布推出旨在提升測(cè)試平臺(tái)效率的 EZ-VIP 包
- Mentor Graphics公司今天宣布即時(shí)推出 EZ-VIP 效率包。該效率包面向使用 Questa® Verification IP (QVIP) 的 ASIC 和 FPGA 驗(yàn)證團(tuán)隊(duì),可將創(chuàng)建、實(shí)例化、配置和連接 QVIP 測(cè)試平臺(tái)的時(shí)間縮短 5 倍以上,從而顯著提高效率。這就意味著,驗(yàn)證團(tuán)隊(duì)可以將更多的時(shí)間花在 QVIP 上,以驗(yàn)證他們的設(shè)計(jì)在功能上是否正確。 EZ-VIP 包由 QVIP 配置軟件、一個(gè) VIP 調(diào)通服務(wù)包和一個(gè)全新的 EZ-VIP API 組成。其中,QVI
- 關(guān)鍵字: Mentor Graphics FPGA
【從零開(kāi)始走進(jìn)FPGA】 玩轉(zhuǎn)VGA

- 一、VGA的誘惑 首先,VGA的驅(qū)動(dòng),這事,一般的單片機(jī)是辦不到的;由于FPGA的速度,以及并行的優(yōu)勢(shì),加上可現(xiàn)場(chǎng)配置的優(yōu)勢(shì),VGA的配置,只有俺們FPGA可以勝任,也只有FPGA可以隨心所欲地配置(當(dāng)然ARM也可以,應(yīng)用比較高吧)。 初學(xué)者就是喜歡看炫的效果,往往會(huì)忍不住想玩。尤其玩FPGA的,沒(méi)玩VGA就感到跟單片機(jī)沒(méi)啥提升,因此VGA的驅(qū)動(dòng)也不得不講。Bingo當(dāng)年也是如此。擋不住VGA的誘惑,初學(xué)者問(wèn)Bingo VGA問(wèn)題的人也是灰常的多,也許一般教科書(shū)理論太強(qiáng),實(shí)際應(yīng)用不是很身后
- 關(guān)鍵字: VGA FPGA
Altera宣布Stratix 10的創(chuàng)新全面刷新高端FPGA和SoC業(yè)界性能指標(biāo)記錄
- Altera公司今天發(fā)布其Stratix® 10 FPGA和SoC體系結(jié)構(gòu)和產(chǎn)品細(xì)節(jié),這一下一代高端可編程邏輯器件在性能、集成度、密度和安全特性方面實(shí)現(xiàn)全面突破,勢(shì)必將云時(shí)代的網(wǎng)絡(luò)通信技術(shù)推向又一個(gè)巔峰。 Stratix 10 FPGA和SoC采用了Altera革命性的HyperFlex™ FPGA架構(gòu),由Intel® 14 nm三柵極工藝技術(shù)制造,內(nèi)核性能是前一代FPGA的2倍。業(yè)界性能最好、密度最高、具有先進(jìn)的嵌入式處理功能的FPGA與GPU級(jí)別浮點(diǎn)計(jì)算性能和異構(gòu)
- 關(guān)鍵字: Altera FPGA
FPGA開(kāi)發(fā)外設(shè)子板模塊電路設(shè)計(jì)詳解

- FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。FPGA的開(kāi)發(fā)相對(duì)于傳統(tǒng)PC、單片機(jī)的開(kāi)發(fā)有很大不同。FPGA以并行運(yùn)算為主,以硬件描述語(yǔ)言來(lái)實(shí)現(xiàn);相比于PC或單片機(jī)(無(wú)論是馮諾依曼結(jié)構(gòu)還是哈佛結(jié)構(gòu))的順序操作有很大區(qū)別,也造成了FPGA開(kāi)發(fā)入門較難。目前國(guó)內(nèi)有專
- 關(guān)鍵字: FPGA A/D
基于FPGA的915MHz射頻讀卡器設(shè)計(jì)

- 射頻識(shí)別(RFID)技術(shù)是一種非接觸式的自動(dòng)識(shí)別技術(shù),通過(guò)射頻信號(hào)自動(dòng)識(shí)別目標(biāo)對(duì)象并獲取相關(guān)信息。通常RFID系統(tǒng)主要由應(yīng)用軟件、射頻卡以及讀卡器三部分構(gòu)成[1]。相對(duì)于低頻段的RFID系統(tǒng),工作在860 MHz~960 MHz的超高頻段(UHF)RFID系統(tǒng)有著讀取距離遠(yuǎn)、閱讀速度快等優(yōu)點(diǎn),是目前國(guó)際上RFID技術(shù)發(fā)展的熱點(diǎn)[2]。讀卡器的設(shè)計(jì)是RFID系統(tǒng)設(shè)計(jì)中的關(guān)鍵部分,設(shè)計(jì)方案有很多種。FPGA[3]具有開(kāi)發(fā)簡(jiǎn)單、靜態(tài)可重復(fù)編程和動(dòng)態(tài)在線編程的特點(diǎn),已經(jīng)成為當(dāng)今應(yīng)用最廣泛的可編程專用集成電路。
- 關(guān)鍵字: FPGA 讀卡器
FPGA的系統(tǒng)架構(gòu)組成和器件互聯(lián)問(wèn)題
- 通常來(lái)講,“一個(gè)好漢三個(gè)幫”,一個(gè)完整的嵌入式系統(tǒng)中由單獨(dú)一個(gè)FPGA使用的情況較少。通常由多個(gè)器件組合完成,例如由一個(gè)FPGA+CPU來(lái)構(gòu)成。通常為一個(gè)FPGA+ARM,ARM負(fù)責(zé)軟件配置管理,界面輸入外設(shè)操作等操作,F(xiàn)PGA負(fù)責(zé)大數(shù)據(jù)量運(yùn)算,可以看做CPU的專用協(xié)處理器來(lái)使用,也常會(huì)用于擴(kuò)展外部接口。常用的有ARM+FPGA,DSP+FPGA,或者網(wǎng)絡(luò)處理器+FPGA等種種架構(gòu)形式,這些架構(gòu)形式構(gòu)成整個(gè)高速嵌入式設(shè)備的處理形態(tài)。 不得不說(shuō)的是,隨著技術(shù)的進(jìn)步,現(xiàn)在CP
- 關(guān)鍵字: ARM FPGA
從數(shù)字PWM信號(hào)獲得準(zhǔn)確、快速穩(wěn)定的模擬電壓

- 引言 脈寬調(diào)制(PWM)是從微控制器或FPGA等數(shù)字器件產(chǎn)生模擬電壓的一種常用方法。大多數(shù)微控制器都具有內(nèi)置的專用PWM產(chǎn)生外設(shè),而且其僅需幾行RTL代碼即可從FPGA產(chǎn)生一個(gè)PWM信號(hào)。如果模擬信號(hào)的性能要求不是太嚴(yán)格,那么這就是一種簡(jiǎn)單和實(shí)用的方法,因?yàn)樗恍枰粋€(gè)輸出引腳,而且與具有一個(gè)SPI或I2C接口的數(shù)模轉(zhuǎn)換器(DAC)相比,其代碼開(kāi)銷是非常低。圖1示出了一款典型應(yīng)用,其采用一個(gè)經(jīng)濾波的數(shù)字輸出引腳來(lái)產(chǎn)生一個(gè)模擬電壓。 該方案的諸多不足之處您不必深究就能發(fā)現(xiàn)。理想情況下,一個(gè)1
- 關(guān)鍵字: PWM FPGA
FPGA和DDS在信號(hào)源中的應(yīng)用

- 1引言 DDS同DSP(數(shù)字信號(hào)處理)一樣,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫(xiě)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現(xiàn)設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)。在各行各業(yè)的測(cè)試應(yīng)用中,信號(hào)源扮演著極為重要的作用。但信號(hào)源具有許多不同的類型,不同類型的信號(hào)源在功能和特性上各不相同,分別適用于許多不同的應(yīng)用。目前,最常見(jiàn)的信號(hào)源類型包括任意波形發(fā)生器,函數(shù)發(fā)
- 關(guān)鍵字: FPGA DDS
基于FPGA的光纖陀螺儀模擬表頭及其測(cè)試系統(tǒng)

- 光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測(cè)出隨光纖環(huán)的轉(zhuǎn)動(dòng)而產(chǎn)生的兩路超輻射光束之間的相位差,由此計(jì)算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個(gè)部分組成。伺服于表頭的調(diào)制解調(diào)電路根據(jù)輸進(jìn)的電信號(hào),經(jīng)過(guò)相應(yīng)的變換后形成反饋信號(hào)送至表頭的相位調(diào)制器中。在實(shí)際的應(yīng)用過(guò)程中,相應(yīng)的調(diào)制解調(diào)電路應(yīng)該根據(jù)溫度、振動(dòng)等情況做出相應(yīng)的改變,才能最大限度地保證陀螺的精度要求。本文設(shè)計(jì)了一種基于FPGA的測(cè)試系統(tǒng),模擬光纖陀螺儀的表頭,并檢測(cè)調(diào)制
- 關(guān)鍵字: FPGA 陀螺儀
rf-fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
