EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入fpga技術(shù)社區(qū)
賽靈思推出系統(tǒng)性能最高、編譯時(shí)間最快的ISE WEBPACK 9.1i設(shè)計(jì)套件
- 可免費(fèi)下載并同時(shí)支持Windows和Linux平臺(tái)的設(shè)計(jì)套件,能降低平均10%的動(dòng)態(tài)功耗并提供擴(kuò)展的FPGA器件支持 2007年1月30日,北京 - 全球領(lǐng)先的可編程邏輯解決方案提供商賽靈思公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費(fèi)下載的邏輯設(shè)計(jì)套件——集成軟件環(huán)境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundatio
- 關(guān)鍵字: FPGA Linux Windows
FPGA與CPLD的區(qū)別
- 管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時(shí)序邏輯。換句話說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項(xiàng)豐富的結(jié)構(gòu)。②CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時(shí)序延遲是均勻的和可預(yù)測(cè)的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測(cè)性。 ③在編程上FPGA比CPLD具有更大的靈活性。CPLD通過(guò)修改具有固定內(nèi)連電路的邏輯功能來(lái)編程,FPGA主要通過(guò)
- 關(guān)鍵字: CPLD FPGA
一種眼科B型超聲診斷議
- 摘要:介紹一種以Winbond公司的W78E58單片機(jī)為控制核心,并采用FPGA和大容量FIFO等器件構(gòu)成的眼科B型超聲診斷儀。闡述了眼科超聲診斷儀的基本原理,使用FIFO作為數(shù)據(jù)共享RAM實(shí)現(xiàn)采樣和顯示相對(duì)獨(dú)立的模塊化設(shè)計(jì)方案以及FPGA在該設(shè)計(jì)中的具體應(yīng)用。 20世紀(jì)50年代初超聲探測(cè)開(kāi)始應(yīng)用于醫(yī)學(xué)領(lǐng)域至今,超聲診斷技術(shù)已有了長(zhǎng)足的進(jìn)展。超聲診斷儀更是形式多樣,型號(hào)繁多。 超聲診斷儀通常按三種方法分類,它們是:①按圖像信息的獲取方法分類,由此可分為反射法超 聲診斷儀、多普勒法超聲診斷儀和透射法超
- 關(guān)鍵字: FPGA 醫(yī)療電子專題
Nios II系統(tǒng)在數(shù)字式心電診監(jiān)測(cè)設(shè)備中的應(yīng)用
- (1、武漢科技學(xué)院 河北 武漢 430073;2、華中科技大學(xué) 同濟(jì)醫(yī)學(xué)院河北 武漢 430000) 1 引言心電檢測(cè)儀是醫(yī)學(xué)界運(yùn)用廣泛的一種心電監(jiān)測(cè)設(shè)備,他主要由12導(dǎo)聯(lián)心電傳感器和心電信號(hào)處理設(shè)備兩部分組成,目前運(yùn)用廣泛的數(shù)字式心電檢測(cè)儀大都是由DSP處理器外加一個(gè)單片機(jī)(MCU),通過(guò)編寫復(fù)雜的并行通訊協(xié)議來(lái)完成的,這種結(jié)構(gòu)雖然有較高的精度,但硬件設(shè)計(jì)復(fù)雜,軟件編寫煩瑣,相應(yīng)的開(kāi)發(fā)周期長(zhǎng),研制成本高。本設(shè)計(jì)采用Altera公司先進(jìn)的SOPC(可編程片上系統(tǒng))解決方案--以32位Nios I
- 關(guān)鍵字: FPGA II Nios 醫(yī)療電子專題
基于FPGA的數(shù)字式心率計(jì)
- 心率計(jì)是常用的醫(yī)學(xué)檢查設(shè)備,實(shí)時(shí)準(zhǔn)確的心率測(cè)量在病人監(jiān)控、臨床治療及體育競(jìng)賽等方面都有著廣泛的應(yīng)用。心率測(cè)量包括瞬時(shí)心率測(cè)量和平均心率測(cè)量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個(gè)參數(shù)在測(cè)量時(shí)都是必要的。 測(cè)量心率有模擬和數(shù)字兩種方法。模擬方法是在給定的時(shí)間間隔內(nèi)計(jì)算R波(或脈搏波)的脈沖個(gè)數(shù),然后將脈沖計(jì)數(shù)乘以一個(gè)適當(dāng)?shù)某?shù)測(cè)量心率的。這種方法的缺點(diǎn)是測(cè)量誤差較大、元件參數(shù)調(diào)試?yán)щy、可靠性差。數(shù)字方法是先測(cè)量相鄰R波之間的時(shí)間,
- 關(guān)鍵字: FPGA 醫(yī)療電子專題 醫(yī)療保健類
用單片機(jī)實(shí)現(xiàn)SRAM工藝FPGA的加密應(yīng)用
- 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級(jí)特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對(duì)FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監(jiān)視配置的位數(shù)據(jù)流,進(jìn)行克隆設(shè)計(jì)。因此,在關(guān)鍵、核心設(shè)備中,必須采用加密技術(shù)保護(hù)設(shè)計(jì)者的知識(shí)產(chǎn)權(quán)。 1 基于SRAM工藝FPGA的保密性問(wèn)題 通常,采用SRAM工藝的FPGA芯片的的配置方法主要有三種:由計(jì)算機(jī)通過(guò)下載電纜配置、用專用配置芯片(如Altera公司的EPCX系列芯片)配置、采用存儲(chǔ)器
- 關(guān)鍵字: FPGA SRAM 單片機(jī) 加密 嵌入式系統(tǒng) 存儲(chǔ)器
賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標(biāo)準(zhǔn)測(cè)試的FPGA
- 通過(guò)PCI EXPRESS兼容性測(cè)試 - 賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標(biāo)準(zhǔn)測(cè)試的FPGA 經(jīng)驗(yàn)證的解決方案使用戶可快速采用業(yè)界速度最快的、內(nèi)建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA 靈思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
- 關(guān)鍵字: FPGA v1.1標(biāo)準(zhǔn)測(cè)試 單片機(jī) 嵌入式系統(tǒng) 賽靈思VIRTEX-5
賽靈思最新版ISE大幅縮短FPGA設(shè)計(jì)周期
- 賽靈思公司(Xilinx, Inc.)推出業(yè)界應(yīng)用最廣泛的集成軟件環(huán)境(ISE)設(shè)計(jì)套件的最新版本ISE 9.1i。新版本專門為滿足業(yè)界當(dāng)前面臨的主要設(shè)計(jì)挑戰(zhàn)而優(yōu)化,這些挑戰(zhàn)包括時(shí)序收斂、設(shè)計(jì)人員生產(chǎn)力和設(shè)計(jì)功耗。除了運(yùn)行速度提高2.5倍以外,ISE 9.1i還新采用了SmartCompile 技術(shù),因而可在確保設(shè)計(jì)中未變更部分實(shí)施結(jié)果的同時(shí),將硬件實(shí)現(xiàn)的速度再提高多達(dá)6倍。同時(shí),ISE 9.1i 還優(yōu)化了其最新65nm Virtex-
- 關(guān)鍵字: FPGA ISE 單片機(jī) 嵌入式系統(tǒng) 賽靈思
以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
- 伴隨著Internet的迅速發(fā)展,IP已經(jīng)成為綜合業(yè)務(wù)通信的首選協(xié)議,其承載的信息量也在成倍增長(zhǎng),如何利用現(xiàn)有的電信資源組建寬帶IP網(wǎng)絡(luò)是近年來(lái)研究的熱點(diǎn)。目前,比較成熟的技術(shù)主要有IP over SDH(POS)和IP over ATM(POA)。POS將IP包直接裝入SDH的虛容器中,通道開(kāi)銷少、實(shí)現(xiàn)簡(jiǎn)單,具有自動(dòng)保護(hù)切換功能;POA的復(fù)接過(guò)程比較復(fù)雜,可以通過(guò)高系統(tǒng)開(kāi)銷提供較好的服務(wù)質(zhì)量保證(QOS)。從目前的市場(chǎng)看,各大通信設(shè)備商都推出了基于POS/POA的產(chǎn)品,但總體成本較高,主要面向的是一些高
- 關(guān)鍵字: E1 FPGA 單片機(jī) 嵌入式系統(tǒng) 適配電路 通訊 網(wǎng)絡(luò) 無(wú)線
FPGA:來(lái)日方長(zhǎng)顯身手--專訪Altera總裁兼CEO John Daane
- Altera是一個(gè)團(tuán)結(jié)緊密的團(tuán)體,每一個(gè)成員都有共同的堅(jiān)定的信念和為此信念?yuàn)^斗不息的激情。我從John Daane身上也看到這一點(diǎn)。Daane是一位年輕的CEO,在加入Altera之前,他在LSI Logic公司工作了15年,負(fù)責(zé)ASIC技術(shù)的研發(fā)。這又是他們的一個(gè)共同特點(diǎn),這些投身FPGA事業(yè)的人物,幾乎都曾是ASIC行業(yè)的專家??磥?lái)他們的確是一群志同道合的人,在若干年前看到FPGA行業(yè)發(fā)展的大好前景,所以聚到一起來(lái)了。 如果現(xiàn)在讓我歷
- 關(guān)鍵字: FPGA
DVB-C解交織器的FPGA實(shí)現(xiàn)
- 卷積交織和解交織原理簡(jiǎn)介 在DVB-C系統(tǒng)當(dāng)中,實(shí)際信道中的突發(fā)錯(cuò)誤往往是由脈沖干擾、多徑衰落引起的,在統(tǒng)計(jì)上是相關(guān)的,所以一旦出現(xiàn)不能糾正的錯(cuò)誤時(shí),這種錯(cuò)誤將連續(xù)存在。因此在DVB-C系統(tǒng)里,采用了卷積交織來(lái)解決這種問(wèn)題。它以一定規(guī)律擾亂源符號(hào)數(shù)據(jù)的時(shí)間順序,使其相關(guān)性減弱,然后將其送入信道,解交織器按相反規(guī)律恢復(fù)出源符號(hào)數(shù)據(jù)。 DVB-C的卷積交織和解交織原理為:交織由I=12(I為交織深度)個(gè)分支構(gòu)成。每個(gè)分支的延時(shí)逐漸遞增,遞增的單元數(shù)M=n/I=204/12=17(M為交織基數(shù))。這里的
- 關(guān)鍵字: DVB-C FPGA 單片機(jī) 嵌入式系統(tǒng)
賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標(biāo)準(zhǔn)測(cè)試的FPGA
- 通過(guò)PCI EXPRESS兼容性測(cè)試 - 賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標(biāo)準(zhǔn)測(cè)試的FPGA 經(jīng)驗(yàn)證的解決方案使用戶可快速采用業(yè)界速度最快的、內(nèi)建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA 賽靈思公司宣布其Virtex™-5 LXT FPGA通過(guò)了最新的PCI Express端點(diǎn) v1.1
- 關(guān)鍵字: FPGA v1.1標(biāo)準(zhǔn) VIRTEX-5 測(cè)試 單片機(jī) 嵌入式系統(tǒng) 賽靈思 測(cè)試測(cè)量
FPGA迎來(lái)65nm時(shí)代
- 11月13日,Altera公司正式發(fā)布了業(yè)界期盼以久的65nm FPGA—Stratix III 。與此同時(shí)Xilinx又更進(jìn)一步,在同一時(shí)間推出了65nm的Virtex-5 LXT系列,這也是時(shí)隔半年之后Xilinx推出的第二款65nm 產(chǎn)品。由此,F(xiàn)PGA進(jìn)入了65nm時(shí)代,Altera 與Xilinx也將展開(kāi)新的技術(shù)對(duì)壘。 Altera: Stratix III FPGA怎樣在獲得高性能的同時(shí)保持低功耗是65nm領(lǐng)域的最大難題,Altera的解決辦法是針對(duì)設(shè)計(jì)中需要的地方提高性能,而把其他地方的功
- 關(guān)鍵字: 0612_A FPGA 單片機(jī) 嵌入式系統(tǒng) 雜志_業(yè)界風(fēng)云
美國(guó)賽靈思(Xilinx)公司 & 合眾達(dá)公司在清華大學(xué)成功舉辦FPGA技術(shù)研討會(huì)
- 由美國(guó)賽靈思(Xilinx)公司組織、北京合眾達(dá)電子與清華大學(xué)電工電子中心共同舉辦的FPGA免費(fèi)教授研討會(huì)于12月16日、17日在清華大學(xué)電工電子實(shí)驗(yàn)室成功舉辦。來(lái)自清華大學(xué)、北京大學(xué)、北京理工大學(xué)、北京科技大學(xué)、北京郵電大學(xué)、北方工業(yè)大學(xué)、山東大學(xué)等多所高校近100位教師及學(xué)生代表參加。 Xilinx中國(guó)區(qū)大學(xué)計(jì)劃經(jīng)理謝凱年博士作了精彩演講,著重介紹了Xilinx公司發(fā)展歷史、國(guó)外知名高?;赬ilinx FPGA教學(xué)情況以及中國(guó)區(qū)大學(xué)計(jì)劃情況與宏偉藍(lán)圖,在座學(xué)員對(duì)
- 關(guān)鍵字: FPGA Xilinx 合眾達(dá) 清華大學(xué)
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
熱門主題
FPGA-to-ASIC
CPLD/FPGA
FPGA)
DSP+FPGA
FPGA專題
FPGA專題安全
FPGA專題汽車
FPGA專題消費(fèi)
現(xiàn)場(chǎng)可編程門陣列(FPGA)
Spartan.FPGA
FPGA/EPLD
PLD/FPGA
Virtex-5FPGA
FPGA/MCU
FPGA-SPARTAN
FPGA:QuartusⅡ
視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO
ASIC、FPGA和DSP
FPGA/
FPGA/CPLD開(kāi)發(fā)
現(xiàn)場(chǎng)可編程門陣列(FPGA)
ASIC-to-FPGA
樹(shù)莓派
linux
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473