首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

基于FPGA的設(shè)計解決物聯(lián)網(wǎng)實現(xiàn)的核心挑戰(zhàn)

  • 當(dāng)前,物聯(lián)網(wǎng)(IoT)已成為一個廣受歡迎的名詞,幾乎每一個電子設(shè)備相互連接到互聯(lián)網(wǎng)上加以使用,都被大家稱為物聯(lián)網(wǎng)。它包含了一個從智能家電、汽車到可
  • 關(guān)鍵字: FPGA  

FPGA和CPLD內(nèi)部自復(fù)位電路設(shè)計方案

  • 本文描述了復(fù)位的定義,分類及不同復(fù)位設(shè)計的影響,并討論了針對FPGA和CPLD的內(nèi)部自復(fù)位方案。1、定義復(fù)位信號是一個脈沖信號,它會使設(shè)計的電路進(jìn)入設(shè)
  • 關(guān)鍵字: FPGA  

CRC循環(huán)冗余校驗的原理與算法及FPGA實現(xiàn)

  • CRC基本原理在串行數(shù)據(jù)流的最有效的檢錯方案是CRC(Cyclic Redundancy check)循環(huán)冗余檢驗,CRC循環(huán)冗余校驗最根本的原理就是將原始數(shù)據(jù)除以某個固定的
  • 關(guān)鍵字: CRC  循環(huán)冗余  FPGA  

十年FPGA開發(fā)經(jīng)驗工程師談設(shè)計技巧

  • 從大學(xué)時代第一次接觸FPGA至今已有10多年的時間,至今記得當(dāng)初第一次在EDA實驗平臺上完成數(shù)字秒表、搶答器、密碼鎖等實驗時那個興奮勁。當(dāng)時由于沒有接
  • 關(guān)鍵字: 控制  FPGA  

如何基于EMIF接口的DSP控制系統(tǒng)設(shè)計?

  • 摘要:提出一種DSP 通過EMIF 接口控制復(fù)雜系統(tǒng)的方案。通過將DSP 芯片連接多片F(xiàn)PGA,并利用FPGA 與各種外部芯片連接,使得DSP 通過EMIF 接口就能控制
  • 關(guān)鍵字: EMIF接口  FPGA  DSP  

適用于 FPGA、GPU 和 ASIC 系統(tǒng)的電源管理

  • 在 FPGA、GPU 或 ASIC 控制的系統(tǒng)板上,僅有為數(shù)不多的幾種電源管理相關(guān)的設(shè)計挑戰(zhàn),但是由于需要反復(fù)調(diào)試,所以這類挑戰(zhàn)可能使系統(tǒng)的推出時間嚴(yán)重滯后
  • 關(guān)鍵字: FPGA  GPU  ASIC  電源管理  

FPGA開發(fā)之IP核:軟核、硬核以及固核概念

  • IP(Intelligent Property)核是具有知識產(chǎn)權(quán)核的集成電路芯核總稱,是經(jīng)過反復(fù)驗證過的、具有特定功能的宏模塊,與芯片制造工藝無關(guān),可以移植到不同的
  • 關(guān)鍵字: FPGA  IP核  固核概念  

如何基于蜜罐技術(shù)的FPGA實現(xiàn)技術(shù)?

  • 1. 項目背景蜜罐技術(shù)由來已久,蜜罐(Honeypot)是一種在互聯(lián)網(wǎng)上運行的計算機系統(tǒng)。它是專門為吸引并誘騙那些試圖非法闖入他人計算機系統(tǒng)的人(如電腦黑
  • 關(guān)鍵字: 蜜罐技術(shù)  FPGA  實現(xiàn)技術(shù)  

如何基于FPGA的短波通信接收機?

  • 短波通信又稱高頻通信,是利用HF波段(3-30MHz)電磁波進(jìn)行的無線電通信。短波通信主要靠天波傳播,可經(jīng)電離層一次或數(shù)次反射,最遠(yuǎn)可傳至上萬里,如按氣
  • 關(guān)鍵字: FPGA  短波通信  接收機  

十年FPGA開發(fā)經(jīng)驗工程師教你的絕密設(shè)計技巧

  • 從大學(xué)時代第一次接觸FPGA至今已有10多年的時間,至今記得當(dāng)初第一次在EDA實驗平臺上完成數(shù)字秒表、搶答器、密碼鎖等實驗時那個興奮勁。當(dāng)時由于沒有接
  • 關(guān)鍵字: CPLD  電子工程師  FPGA  

如何為基于FPGA的嵌入式系統(tǒng)進(jìn)行安全升級?

  • 如何防止器件ldquo;磚頭化rdquo;,只發(fā)出警告就夠了嗎?ldquo;系統(tǒng)正在更新,請勿關(guān)閉電源。rdquo;我們都看到過這個警告,它通常在電子器件要在閃存
  • 關(guān)鍵字: 嵌入式  FPGA  

引起的較高時鐘頻率仿真失敗原因

  • 通常如果你的設(shè)計在較低時鐘頻率時通過了仿真,但是在較高時鐘頻率時卻失敗了,你的第一個問題應(yīng)該是你的設(shè)計在某個較高時鐘頻率時是否達(dá)到了時序約束
  • 關(guān)鍵字: FPGA  時鐘頻率  賽靈思  

如何設(shè)計基于FPGA的虛擬現(xiàn)實定位系統(tǒng)?

  • 虛擬現(xiàn)實技術(shù)是目前計算機信息科學(xué)中的前沿學(xué)科,文中設(shè)計了一種以FPGA 為核心的數(shù)據(jù)采集處理系統(tǒng).利用HMC5883L和ADXL345對虛擬場景中物體的方位和朝
  • 關(guān)鍵字: FPGA  虛擬現(xiàn)實  定位系統(tǒng)  

經(jīng)驗總結(jié):電路設(shè)計的8個誤區(qū)

  • 關(guān)于電路設(shè)計8個誤區(qū)的經(jīng)驗總結(jié)
  • 關(guān)鍵字: PCB  FPGA  CPU  

怎么采用FPGA原型系統(tǒng)加速物聯(lián)網(wǎng)設(shè)計?

  • 當(dāng)我們談?wù)撐锫?lián)網(wǎng) (IoT) 的時候,不夸張地說,它可以將我們所使用的智能設(shè)備互相連接,彼此分享大量的數(shù)據(jù),從而使我們的生活更高效。這不僅僅是消費者
  • 關(guān)鍵字: FPGA  物聯(lián)網(wǎng)  
共6383條 33/426 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473