首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-to-asic

fpga-to-asic 文章 最新資訊

基于FPGA的智能溫度采集控制器

  • 摘要:溫度的監(jiān)測與控制,對于工業(yè)生產(chǎn)的發(fā)展有著非常重要的意義。分析并設計了基于數(shù)字化一線總線技術的智能溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實現(xiàn)一個溫度采集控制器,用于傳感器和上位機的連接,并采用微軟公司的Visu
  • 關鍵字: 一線總線  異步通訊  FPGA  MSCOMM  

采用FPGA和DSP直接控制硬盤實現(xiàn)存儲控制的方法

  • 摘 要 介紹了采用FPGA和DSP直接控制硬盤進行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求。 關鍵詞 FPGA;DSP;硬盤;數(shù)據(jù)存儲 1 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中
  • 關鍵字: FPGA  DSP  直接控制  硬盤    

利用基于SystemC/TLM的方法學進行IP開發(fā)和FPGA建模

  • 隨著系統(tǒng)級芯片技術的出現(xiàn),設計規(guī)模正變得越來越大,因而變得非常復雜,同時上市時間也變得更加苛刻。通常RTL已經(jīng)不足以擔當這一新的角色。上述這些因素正驅(qū)使設計師開發(fā)新的方法學,用于復雜IP(硬件和軟件)以及復雜
  • 關鍵字: SystemC  FPGA  TLM  IP開發(fā)    

基于FPGA的可層疊組合式SoC原型系統(tǒng)設計

  • 為解決單片F(xiàn)PGA無法滿足復雜SoC原型驗證所需邏輯資源的問題,設計了一種可層疊組合式超大規(guī)模SoC驗證系統(tǒng)。該系統(tǒng)采用了模塊化設計,通過互補連接器和JTAG控制電路,支持最多5個原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經(jīng)本系統(tǒng)驗證的地面數(shù)字電視多媒體廣播基帶調(diào)制芯片(BHDTMBT1006)已成功流片。
  • 關鍵字: FPGA  SoC  層疊  組合式    

對FPGA中SPI復用配置的編程方法的研究

  • SPI(SerialPeripheralInteRFace,串行外圍設備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上...
  • 關鍵字: FPGA  SPI  復用配置  存儲器  

邁向先進制程 PLD商機更加龐大

  •   在過去的幾年間,整個半導體產(chǎn)業(yè)面臨著巨幅的衰退,然而,這個衰退現(xiàn)象卻為可編程邏輯組件(PLD)產(chǎn)業(yè)帶來了實質(zhì)的絕佳成長機會。雖然PLD公司之間的競爭仍然相當激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現(xiàn)象已經(jīng)快速轉(zhuǎn)變?yōu)槭袌鰪娏蚁埠每删幊探鉀Q方案的傾向。   目前,以先進制程來實行ASIC設計的成本,已經(jīng)約是十年前的三倍,面對這些開發(fā)成本的劇幅提升,許多ASIC設計師迫使必須仰賴具有合理的經(jīng)濟性、但在制程技術落后的方案。采用較舊的技術會有效能上的劣勢,例如將會限制住ASIC設計師在先進設計中支
  • 關鍵字: PLD  ASIC  

用FPGA動態(tài)探頭與數(shù)字VSA對DSP設計實時分析

  • 用FPGA動態(tài)探頭與數(shù)字VSA對DSP設計實時分析,  隨著 FPGA 在數(shù)字通信設計領域(蜂窩基站、衛(wèi)星通信和雷達)的高性能信號處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時間內(nèi)得到電路最佳性能的新技術?! ‰m然現(xiàn)在已經(jīng)有多種連接仿真與射頻
  • 關鍵字: 設計  實時  分析  DSP  VSA  動態(tài)  探頭  數(shù)字  FPGA  

一種出租車計價器的FPGA設計方案及應用

  • O引言FPGA(FieldProgrammableGateArray,現(xiàn)場可編程門陣列)是一種高密度可編程邏輯器件,它支持...
  • 關鍵字: FPGA  Max+Plus  出租車計價器  

采用中檔FPGA設計面向PCI Express系統(tǒng)的解決方案

  • 本文將探討PCI標準的局限性,以及下一代PCI Express是如何以節(jié)約成本的方式得以實現(xiàn)的。
  • 關鍵字: Express  FPGA  PCI  系統(tǒng)    

FPGA的時鐘頻率同步原理研究與設計實現(xiàn)

  • 引言網(wǎng)絡化運動控制是未來運動控制的發(fā)展趨勢,隨著高速加工技術的發(fā)展,對網(wǎng)絡節(jié)點間的時間同步精度...
  • 關鍵字: FPGA  時鐘頻率同步  

基于FPGA的PCB測試機硬件電路設計研究

  • 引言PCB光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電...
  • 關鍵字: FPGA  PCB測試機  

Xilinx的CEO談半導體業(yè)的進步論

  •   Xilinx的CEO Moshe Gavrielov在接受電子周刊的獨家系列釆訪時,談到從過去的12個月到未來semi工業(yè)面臨的挑戰(zhàn)與機會。   從2009年開始過去半導體工業(yè)的那種類推模式的發(fā)展已不能適用于目前的半導體公司及未來的全球電子市場的生存需要。   此次經(jīng)濟的下降周期加速了技術與貿(mào)易挑戰(zhàn),同時由于產(chǎn)品可移動性和無限連結(jié)的市場需求,使得產(chǎn)品設計的復雜性和風險度提高。所以要求設計公司必須提高產(chǎn)品進入市場的精準度,嚴格控制成本開支,尤其是在ASIC和ASSP電路設計中必須重視的工程費用的不斷
  • 關鍵字: Xilinx  半導體  ASIC  

出租車計價器的FPGA設計

  • O 引 言
    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)是一種高密度可編程邏輯器件,它支持系統(tǒng)可編程,通過寫入不同的配置數(shù)據(jù)就可以實現(xiàn)不同的邏輯功能。使用FPGA來設計電子系統(tǒng),具有設計周期短
  • 關鍵字: FPGA  出租車計價器    

基于FPGA的高斯白噪聲發(fā)生器設計

  • 0 引 言
    現(xiàn)代通訊電子設備的抗干擾測試已經(jīng)成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號已經(jīng)成為一
  • 關鍵字: FPGA  高斯白噪聲  發(fā)生器    

MPEG-2復用器PSI信息分析部分的FPGA實現(xiàn)

  • 復用器是數(shù)字電視前端平臺的關鍵設備,它的主要功能是完成對輸入多路傳輸流(Transport Stream,TS)的復用工作,它的性能穩(wěn)定性直接影響前端平臺的運行。而復用器對傳輸流中節(jié)目特殊信息(Program Spe-cial Info
  • 關鍵字: MPEG  FPGA  PSI  復用器    
共6812條 348/455 |‹ « 346 347 348 349 350 351 352 353 354 355 » ›|

fpga-to-asic介紹

您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA-to-ASIC    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473