- 摘要:FPGA既具有門陣列的高邏輯密度和高可靠性,又具有可編程邏輯器件的用戶可編程性,可以減少系統(tǒng)的設計和維護風險,降低產(chǎn)品成本,縮短設計周期。文中給出了利用FPGA設計漢明距離的計算電路,同時給出與通過有效
- 關鍵字:
FPGA 漢明距離 電路
- 基于FPGA嵌入式系統(tǒng)的雷達目標模擬器的設計,人為地對雷達進行測試時,有時只對雷達的某個和某些參數(shù)感興趣,希望在回波中表征感興趣的參數(shù)強一些,這時就應該在回波中去掉雜波和噪聲的影響,而這在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對
- 關鍵字:
目標 模擬器 設計 雷達 系統(tǒng) FPGA 嵌入式 基于
- MCU+DSP雙處理器的嵌入式平臺構(gòu)建,自動化控制要求實時采集數(shù)據(jù),快速控制,多樣分析,通信靈活,雖然采用單個處理器構(gòu)成的硬件平臺不能滿足要求。采用以MCU+DSP雙處理器為核心的硬件平臺則是較合理的設計方案。利用DSP實現(xiàn)數(shù)據(jù)實時采集、分析、計算;M
- 關鍵字:
平臺 構(gòu)建 嵌入式 處理器 DSP MCU
- 引言 目前,市場上的中小規(guī)模LED顯示系統(tǒng),一般采用傳統(tǒng)的單片機作為主控芯片。對LED大屏幕顯示屏來說,由于數(shù)據(jù)傳輸量大,要求掃描速度快,而單片機內(nèi)部的資源較少、運行速度較慢,難于滿足系統(tǒng)要求。以FPGA
- 關鍵字:
顯示屏 控制系統(tǒng) 圖文 LED MCU FPGA 基于
- 引言近年來,數(shù)字音頻廣播(DigitalAudioBroadcasting,DAB)憑借其音質(zhì)好,靈敏度高,頻譜利用率高等諸多優(yōu)點引起...
- 關鍵字:
DAB接收機 MP3播放器 MCU
- 摘要:在現(xiàn)代數(shù)字通信系統(tǒng)中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數(shù)字復接的技術(shù)。在分析了PCM30/32...
- 關鍵字:
FPGA PCM30 信號同步
- 研究了雷達多目標模擬系統(tǒng)中數(shù)字射頻存儲(DRFM)單元的設計與實現(xiàn),根據(jù)模擬系統(tǒng)的設計要求, 提出一種基于高性能 FPGA數(shù)字射頻存儲單元設計方法;著重闡述了數(shù)字射頻存儲單元的設計思路, 給出了系統(tǒng)的設計方案, 并對系統(tǒng)中雷達模擬目標的各功能模塊進行了分析,實驗結(jié)果表明,所設計的DRFM滿足設計系統(tǒng)要求。
- 關鍵字:
FPGA DRFM 雷達 多目標
- FPGA與單片機實現(xiàn)低頻數(shù)字式相位測量儀,摘要:提出了以AVR ATmega128單片機和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設計方案。分析了數(shù)字式低頻相位測量儀的測量原理和測量誤差及其消除的方法。主要介紹了系統(tǒng)的軟硬件設計。實踐表明,此方案設計的
- 關鍵字:
數(shù)字式相位 測量儀 低頻 實現(xiàn) 單片機 FPGA
- 基于TMS320C6416與FPGA的實時光電圖像識別系統(tǒng),光電混合模式識別以其高速并行處理和無串擾的優(yōu)點成為實現(xiàn)模式識別實用化和實時化的重要途徑,其在目標識別、指紋識別、光纖檢測、工業(yè)零件識別、汽車牌照識別等領域得到了廣泛的研究和應用[1.2],并取得了很好的識別
- 關鍵字:
圖像 識別 系統(tǒng) 光電 實時 TMS320C6416 FPGA 基于
- FPGA設計中毛刺信號解析,在FPGA的設計中,毛刺現(xiàn)象是長期困擾電子設計工程師的設計問題之一, 是影響工程師設計效率和數(shù)字系統(tǒng)設計有效性和可靠性的主要因素。由于信號在FPGA的內(nèi)部走線和通過邏輯單元時造成的延遲,在多路信號變化的瞬間,組合
- 關鍵字:
解析 信號 毛刺 設計 FPGA
- 摘要:為了降低超聲波流量檢測過程中噪聲對檢測精度的影響,采用FPGA器件構(gòu)建了FIR濾波器,并提出一種新穎的查表法替代濾波器中的乘法運算。試驗結(jié)果表明,該濾波器設計方法顯著降低了FPGA的片內(nèi)硬件開銷,提高了濾波
- 關鍵字:
FPGA 超聲波 信號處理
- 摘要:在現(xiàn)代數(shù)字通信系統(tǒng)中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數(shù)字復接的技術(shù)。在分析了PCM30/32路系統(tǒng)基群信號幀結(jié)構(gòu)的基礎上,以EDA綜合仿真設計軟件QuartusⅡ8.0為開發(fā)平臺,利用Verilog HDL硬
- 關鍵字:
FPGA PCM 30 系統(tǒng)
- 摘要:基于長期演進(LTE)的Tail-biting卷積碼,介紹了維特比譯碼算法,它是一種最優(yōu)的卷積碼譯碼算法。由于Tail-biting卷積碼的循環(huán)特性,采用固定延遲譯碼的方法,降低了譯碼復雜度。通過使用全并行的結(jié)構(gòu)及簡單的回
- 關鍵字:
FPGA LTE 卷積碼 譯碼器
fpga+mpu+mcu介紹
您好,目前還沒有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473