首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于DSP Builder的VGA接口設(shè)計(jì)

  • 引言    隨著電子技術(shù)的發(fā)展,VGA(視頻圖形陣列)接口出現(xiàn)在很多嵌入式平臺(tái)上,用于圖像信息的實(shí)時(shí)顯示等。在某些情況下,設(shè)計(jì)者希望通過普通的顯示器或投影儀觀測(cè)FPGA內(nèi)部的一些矢量信號(hào),即把帶VGA接口的顯示器當(dāng)作示波器使用等,這就需要對(duì)數(shù)據(jù)進(jìn)行處理,使之能夠在顯示器上實(shí)時(shí)顯示。   本文基于DSP Builder的VGA接口設(shè)計(jì)方法,對(duì)VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)需求進(jìn)行了介紹,并在硬件平臺(tái)下實(shí)現(xiàn)一維與二維信號(hào)的顯示。   VGA接口標(biāo)準(zhǔn)   VGA顯像原理   顯示器通過光柵掃描的方
  • 關(guān)鍵字: DSP  Builder  VGA  接口  嵌入式系統(tǒng)  嵌入式  

TI 推出運(yùn)營(yíng)商級(jí)基礎(chǔ)局端處理器

  •   日前,德州儀器 (TI) 宣布推出最新基于 DSP 的運(yùn)營(yíng)商級(jí)基礎(chǔ)局端處理器TMS320TNETV3020。 此款TI 最新的基礎(chǔ)局端平臺(tái),具備出色的語音與視頻處理功能,為提供基于固網(wǎng)與移動(dòng)網(wǎng)的融合多媒體服務(wù)奠定了基礎(chǔ)。   Semico 研究公司的首席技術(shù)官 Tony Massimini 表示:“隨著行業(yè)逐漸向全 IP 網(wǎng)絡(luò)過渡,必須大幅改進(jìn)現(xiàn)有基礎(chǔ)局端,才能適應(yīng)高性能網(wǎng)絡(luò)的新要求,例如嵌入式質(zhì)量管理與視頻處理功能。TI 結(jié)合其在語音與視頻領(lǐng)域的領(lǐng)先優(yōu)勢(shì),致力于開發(fā)針對(duì)通信基礎(chǔ)局端的專用產(chǎn)品,TI
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  德州儀器  處理器  DSP  MCU和嵌入式微處理器  

Synplicity:充分發(fā)揮FPGA的靈活性

  • 當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對(duì)低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場(chǎng),每年都以超過兩位數(shù)的增長(zhǎng)率發(fā)展。越來越多的設(shè)計(jì)將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計(jì)工程師。隨著IC產(chǎn)業(yè)發(fā)展的光明前景,F(xiàn)PGA將以比ASIC更快的速度發(fā)展并呈現(xiàn)取代其的趨勢(shì)。在這樣的大市場(chǎng)環(huán)境下,以提供FPGA開發(fā)軟件為主的Synplicity公司得到了長(zhǎng)足的發(fā)展,公司營(yíng)業(yè)額從2002年的4560萬壯大到2006年的6300萬。   隨著FPGA技術(shù)的發(fā)展,越來越多的功能需要在
  • 關(guān)鍵字: Synplicity  FPGA  

基于DSP Builder的VGA接口設(shè)計(jì)

  •   摘 要:本文給出了基于Altera DSP Builder平臺(tái)下VGA接口的系統(tǒng)級(jí)設(shè)計(jì)方法。該接口模塊可利用NiosⅡ進(jìn)行靈活地控制和配置。文中在CycloneⅡ DSP平臺(tái)上實(shí)現(xiàn)了該設(shè)計(jì)并驗(yàn)證了設(shè)計(jì)的有效性。   關(guān)鍵詞:VGA;DSP Builder;SOPC;行頻;場(chǎng)頻   引言   隨著電子技術(shù)的發(fā)展,VGA(視頻圖形陣列)接口出現(xiàn)在很多嵌入式平臺(tái)上,用于圖像信息的實(shí)時(shí)顯示等。在某些情況下,設(shè)計(jì)者希望通過普通的顯示器或投影儀觀測(cè)FPGA內(nèi)部的一些矢量信號(hào),即把帶VGA接口的顯示器當(dāng)作示波
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  :VGA  DSP  Builder  行頻  MCU和嵌入式微處理器  

基于FPGA的數(shù)字閉環(huán)光纖陀螺儀模擬表頭設(shè)計(jì)

  •   摘 要:光纖陀螺儀是一種用來測(cè)量角速度的傳感器。為了檢測(cè)調(diào)制解調(diào)電路是否符合設(shè)計(jì)要求,并提高陀螺的實(shí)際應(yīng)用精度,本文設(shè)計(jì)了一種基于FPGA的光纖陀螺儀模擬表頭及其測(cè)試系統(tǒng),能有效地檢測(cè)調(diào)制解調(diào)電路的性能。   關(guān)鍵詞:光纖陀螺;模擬表頭;FPGA;Verilog HDL   光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測(cè)出隨光纖環(huán)的轉(zhuǎn)動(dòng)而產(chǎn)生的兩路超輻射光束之間的相位差,由此計(jì)算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個(gè)部分組
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  光纖陀螺  模擬表頭  FPGA  MCU和嵌入式微處理器  

基于16位DSP的PROFIBUS-DP從站設(shè)計(jì)

  • 本文概括敘述了TMS320F206和SPC3的特點(diǎn),介紹了智能從站中TMS320F206與SPC3的硬件連接,以及軟件實(shí)現(xiàn)的方法。
  • 關(guān)鍵字: 從站  設(shè)計(jì)  PROFIBUS-DP  DSP  16位  基于  

用FPGA設(shè)計(jì)軟件無線電和調(diào)制解調(diào)器

  •   本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設(shè)計(jì)為例,介紹利用FPGA設(shè)計(jì)數(shù)字濾波器的技巧和器件選擇方法,說明執(zhí)行分布式計(jì)算時(shí)FPGA比DSP的優(yōu)越之處。   所有數(shù)字邏輯的基本結(jié)構(gòu)   16-QAM調(diào)制器   編碼和碼元映射   平方根升余弦濾波器   設(shè)計(jì)技巧   5 MHz載波   分布式計(jì)算(DA)技術(shù)   濾波器的實(shí)現(xiàn)   用現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)軟件無線電和調(diào)制解調(diào)器可與DSP芯片媲美。雖然FPGA可輕而易舉地實(shí)現(xiàn)卷積編碼器等復(fù)雜邏輯功能,但在實(shí)現(xiàn)大量復(fù)雜計(jì)算方面卻有很
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  無線電  調(diào)制解調(diào)器  MCU和嵌入式微處理器  

如何利用FPGA實(shí)現(xiàn)優(yōu)異的家用電器設(shè)計(jì)

  • 低成本的FPGA或CPLD可以幫助家電設(shè)計(jì)師利用靈活的、集成有DSP算法的單片集成解決方案實(shí)現(xiàn)節(jié)能的電機(jī)控制。
  • 關(guān)鍵字: FPGA  如何利用  家用電器    

德州儀器信號(hào)處理技術(shù)助力汽車駕駛員風(fēng)險(xiǎn)管理解決方案

  •   日前,德州儀器 (TI) 宣布,全球性的駕駛員風(fēng)險(xiǎn)管理公司 DriveCam已將TI DSP、模擬組件、MCU 以及 RFID 技術(shù)集成至可降低行為風(fēng)險(xiǎn)的創(chuàng)新解決方案中。這種解決方案可廣泛應(yīng)用于全球配送運(yùn)輸車隊(duì),從而達(dá)到預(yù)測(cè)并防止危險(xiǎn)駕駛行為、挽救生命的目的。   DriveCam 的事件記錄器與外設(shè)采用多種 TI 處理器進(jìn)行管理,其中包括超低功耗MSP430 處理器與多媒體優(yōu)化型 DSP。靈活的可編程 TI DSP 使 DriveCam 能以占用空間較小的 MPEG4 格式進(jìn)行視頻流編碼,便于無線
  • 關(guān)鍵字: 汽車電子  德州儀器  DSP  MCU  輔助駕駛  安全系統(tǒng)  

基于DSP+CPLD的斷路器智能控制單元設(shè)計(jì)

  • 本文介紹了基于新型高性能數(shù)字信號(hào)處理器(DSP)芯片TMS320F2812和復(fù)雜可編程邏輯器件(CPLD)MAX7128實(shí)現(xiàn)的斷路器智能控制單元設(shè)計(jì)。重點(diǎn)敘述了調(diào)理電路、F2812通信模塊、CPLD模塊的設(shè)計(jì)。
  • 關(guān)鍵字: 單元  設(shè)計(jì)  智能控制  斷路器  DSP  CPLD  基于  

FPGA的SoC和專用化趨勢(shì)

  •   過去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國(guó)大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會(huì)主席、總裁兼CEOWimRoelandts來華宣布了“促進(jìn)中國(guó)電子設(shè)計(jì)創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強(qiáng)客戶支持力度、建立良好生態(tài)網(wǎng)絡(luò)、投資新興半導(dǎo)體公司以及培養(yǎng)未來工程設(shè)計(jì)人才,拉開了賽靈思在中國(guó)大舉擴(kuò)張的序幕。   隨后,賽靈思宣布設(shè)立了金額達(dá)7500萬美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點(diǎn)行業(yè)開發(fā)創(chuàng)新應(yīng)用的公司。2007年,賽靈思又分別在上海張江和江蘇無錫
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  SoC  MCU和嵌入式微處理器  

FPGA加速滲透非傳統(tǒng)應(yīng)用領(lǐng)域

  •   自從1985年首款FPGA器件誕生以來,F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來說,工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬個(gè)增長(zhǎng)到10億個(gè)以上;另一方面向外擴(kuò)張——應(yīng)用領(lǐng)域從最初的通信業(yè)不斷向消費(fèi)電子、汽車、工業(yè)控制等滲透,同時(shí)在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場(chǎng)。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導(dǎo)廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開發(fā)和應(yīng)用的生態(tài)系統(tǒng)已然初步形成,大大促進(jìn)了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統(tǒng)”應(yīng)用領(lǐng)域
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

基于FPS200傳感器和DSP的指紋識(shí)別系統(tǒng)設(shè)計(jì)

  •   引言   指紋以其唯一性、穩(wěn)定性及非遺失性而成為個(gè)人身份識(shí)別的有效手段。計(jì)算機(jī)圖像處理和模式識(shí)別技術(shù)的發(fā)展使指紋自動(dòng)識(shí)別技術(shù)更加成熟。指紋識(shí)別技術(shù)主要是通過分析指紋的局部特征,從中抽取詳盡的特征點(diǎn),從而可靠地確認(rèn)個(gè)人身份。目前的多數(shù)指紋識(shí)別系統(tǒng)是將指紋圖像采集到計(jì)算機(jī)中,然后利用計(jì)算機(jī)進(jìn)行識(shí)別。但該方法不但占用了主機(jī)系統(tǒng)的資源,同時(shí)也限制了指紋圖像處理的速度。而本文介紹的基于DSP的指紋識(shí)別系統(tǒng)不但可脫機(jī)工作,也可通過接口進(jìn)行二次開發(fā),并可快捷地整合到其它系統(tǒng)中。該系統(tǒng)采用TI公司生產(chǎn)的DSP芯片T
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPS200  傳感器  DSP  傳感器  執(zhí)行器  

基于FPGA的圖像邊緣檢測(cè)

  •   引言   圖像邊緣檢測(cè)是圖像處理的一項(xiàng)基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個(gè)難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來設(shè)計(jì)圖像邊緣檢測(cè)器可以很好的克服這個(gè)問題,是一種全新的解決方案。   1 圖像邊緣檢測(cè)算法   用于圖像邊緣檢測(cè)的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
  • 關(guān)鍵字: 測(cè)試  測(cè)量  FPGA  圖像邊緣檢測(cè)  DSP  MCU和嵌入式微處理器  

基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)

  •     0. 引言    隨著人類文明的進(jìn)步和電子科技的快速發(fā)展,視頻通信作為人類視野的延伸,被廣泛應(yīng)用于各行各業(yè)。應(yīng)運(yùn)而生的數(shù)字圖像處理技術(shù)也就得到了飛速地發(fā)展。目前,由于運(yùn)算速度快、片上資源豐富和能夠?qū)崿F(xiàn)復(fù)雜的線性和非線性算法等原因,DSP已成為通信、計(jì)算機(jī)和消費(fèi)電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件,其中在數(shù)字圖像處理技術(shù)中顯得尤為突出。然而,由于包括DSP本身在內(nèi)的所有電子器件都是干擾源,而且系統(tǒng)所處的工作環(huán)境中還有很多外界干擾源,再加上數(shù)字圖像處理技術(shù)對(duì)信號(hào)噪
  • 關(guān)鍵字: DSP  數(shù)字圖像處理  抗干擾  嵌入式  
共9914條 590/661 |‹ « 588 589 590 591 592 593 594 595 596 597 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473