fpga+dsp 文章 最新資訊
基于SBC與DSP的嵌入式系統(tǒng)設(shè)計(jì)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP SBC 嵌入式系統(tǒng)設(shè)計(jì)
Tensilica為LTE終端設(shè)備物理層基于軟件實(shí)現(xiàn)功耗低于200 mW奠定了基礎(chǔ)
- 在LTE(長期演進(jìn)技術(shù))手機(jī)基帶市場取得了巨大成功后,Tensilica今日宣布,推出最新的ConnX BBE32UE DSP(數(shù)字信號處理器)IP核,用于基帶SoC(片上系統(tǒng))的設(shè)計(jì)。該款產(chǎn)品將技術(shù)過渡到LTE-Advanced,并已獲得了重要客戶。ConnX BBE32UE DSP IP核與Tensilica的基帶數(shù)據(jù)處理器(DPU)結(jié)合,能夠?yàn)橹С諧AT 7的LTE-Advanced終端設(shè)備提供一個(gè)完全可編程的、靈活的調(diào)制解調(diào)器,在28 nm HPL制程下功耗低于200 mW,而且能夠支持2G、3G
- 關(guān)鍵字: Tensilica DSP SoC
一種基于FPGA的B超數(shù)字波束形成技術(shù)

- 論述了一種運(yùn)行在FPGA芯片上應(yīng)用于B超的全數(shù)字波束形成技術(shù)。采用孔徑變跡、幅度加權(quán)變跡和動(dòng)態(tài)變跡相結(jié)合的綜合變跡技術(shù)和動(dòng)態(tài)聚焦技術(shù),兩種技術(shù)均形成直觀的數(shù)學(xué)模型,在FPGA上的實(shí)現(xiàn)方法類似,先將數(shù)學(xué)模型數(shù)字化,然后計(jì)算出數(shù)據(jù)表存入ROM,運(yùn)行時(shí)將ROM中提取的數(shù)據(jù)與輸入數(shù)據(jù)進(jìn)行運(yùn)算,即可得到預(yù)期的輸出數(shù)據(jù)。在Matlab仿真和樣機(jī)測試中達(dá)到了很好的抑制旁瓣和動(dòng)態(tài)聚焦效果,提高了波束形成的精度。
- 關(guān)鍵字: FPGA 數(shù)字波束 201202
基于Linux操作系統(tǒng)的ARM/DSP多機(jī)I2C通信設(shè)計(jì)方案

- 引言 在很多嵌入式控制系統(tǒng)中,系統(tǒng)既要完成大量的信息采集和復(fù)雜的算法,又要實(shí)現(xiàn)精確的控制功能。采用運(yùn)行有嵌入式Linux操作系統(tǒng)的ARM9微控制器完成信號采集及實(shí)現(xiàn)上層控制算法,并向DSP芯片發(fā)送上層算法得到控
- 關(guān)鍵字: 通信 設(shè)計(jì) 方案 I2C 多機(jī) Linux 操作系統(tǒng) ARM/DSP 基于
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
